Skip to main content
Aller à la page d’accueil de la Commission européenne (s’ouvre dans une nouvelle fenêtre)
français français
CORDIS - Résultats de la recherche de l’UE
CORDIS
Contenu archivé le 2024-06-16

Scalable software hardware architecture platform for embedded systems

Objectif

There is no processing power ceiling for low consumption, low cost, dense DSP for future embedded human-centric applications treating audio, video, ultrasound and antenna signals.

Nanoscale systems on chip will integrate billion-gate designs. The challenge is to find a scalable HW/SW design style for future CMOS technologies. The main problem is wiring, which threats Moore's law. Tiled architectures suggest a possible HW path: 'small' processing tiles connected by 'short wires'. The SW challenge is to provide a simple and efficient programming environment.

SHAPES investigates a groundbreaking HW/SW architecture paradigm.

The heterogeneous SHAPES tile is composed of a VLIW floating-point DSP, a RISC, on chip memory, and a network interface. For optimal balance among parallelism, local memory, and IP reuse on future technologies the tile gate count is limited to a few million gates.

The SHAPES routing fabric connects on-chip and off-chip tiles, weaving a distributed packet switching network. 3D next-neighbors engineering methodologies will be studied for off-chip networking and maximum system density.

For efficient programming, SHAPES will investigate a layered system software which does not destroy algorithmic and distribution info provided by the programmer and which is fully aware of the HW paradigm.

For efficiency and QoS, the system SW manages intra-tile and inter-tile latencies, bandwidths, computing resources, using static and dynamic profiling.

The SW accesses the on-chip and off-chip networks through a homogeneous interface. The same HW and SW interface is adopted for integration with signal acquisition and reconfigurable logic tiles.
Generation after generation, the number of tiles on a single-chip will grow, but the application will be portable.

SHAPES will set a new density record with multi-Teraops single-board computers and multi-Petaops systems exploited by an efficient programming environment.

Champ scientifique (EuroSciVoc)

CORDIS classe les projets avec EuroSciVoc, une taxonomie multilingue des domaines scientifiques, grâce à un processus semi-automatique basé sur des techniques TLN. Voir: Le vocabulaire scientifique européen.

Vous devez vous identifier ou vous inscrire pour utiliser cette fonction

Programme(s)

Programmes de financement pluriannuels qui définissent les priorités de l’UE en matière de recherche et d’innovation.

Thème(s)

Les appels à propositions sont divisés en thèmes. Un thème définit un sujet ou un domaine spécifique dans le cadre duquel les candidats peuvent soumettre des propositions. La description d’un thème comprend sa portée spécifique et l’impact attendu du projet financé.

Appel à propositions

Procédure par laquelle les candidats sont invités à soumettre des propositions de projet en vue de bénéficier d’un financement de l’UE.

Données non disponibles

Régime de financement

Régime de financement (ou «type d’action») à l’intérieur d’un programme présentant des caractéristiques communes. Le régime de financement précise le champ d’application de ce qui est financé, le taux de remboursement, les critères d’évaluation spécifiques pour bénéficier du financement et les formes simplifiées de couverture des coûts, telles que les montants forfaitaires.

IP - Integrated Project

Coordinateur

ATMEL ROMA S.R.L.
Contribution de l’UE
Aucune donnée
Adresse
VIA FREGUGLIA CARLO 2
20122 MILANO (MI)
Italie

Voir sur la carte

Coût total

Les coûts totaux encourus par l’organisation concernée pour participer au projet, y compris les coûts directs et indirects. Ce montant est un sous-ensemble du budget global du projet.

Aucune donnée

Participants (13)

Mon livret 0 0