Skip to main content
Ir a la página de inicio de la Comisión Europea (se abrirá en una nueva ventana)
español español
CORDIS - Resultados de investigaciones de la UE
CORDIS

Together for RISc-V Technology and ApplicatioNs

CORDIS proporciona enlaces a los documentos públicos y las publicaciones de los proyectos de los programas marco HORIZONTE.

Los enlaces a los documentos y las publicaciones de los proyectos del Séptimo Programa Marco, así como los enlaces a algunos tipos de resultados específicos, como conjuntos de datos y «software», se obtienen dinámicamente de OpenAIRE .

Resultado final

Publicaciones

SeTHet - Sending Tuned numbers over DMA onto Heterogeneous clusters: an automated precision tuning story (se abrirá en una nueva ventana)

Autores: Gabriele Magnani, Daniele Cattaneo, Lev Denisov, Giuseppe Tagliavini, Giovanni Agosta, Stefano Cherubin
Publicado en: Proceedings of the 21st ACM International Conference on Computing Frontiers, 2024
Editor: ACM
DOI: 10.1145/3649153.3649203

Trikarenos: A Fault-Tolerant RISC-V-based Microcontroller for CubeSats in 28nm (se abrirá en una nueva ventana)

Autores: Michael Rogenmoser, Luca Benini
Publicado en: 2023 30th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2024
Editor: IEEE
DOI: 10.1109/ICECS58634.2023.10382727

Implementation and integration of Keccak accelerator on RISC-V for CRYSTALS-Kyber (se abrirá en una nueva ventana)

Autores: Alessandra Dolmeta, Mattia Mirigaldi, Maurizio Martina, and Guido Masera
Publicado en: Proceedings of the 20th ACM International Conference on Computing Frontiers, 2023
Editor: ACM
DOI: 10.1145/3587135.3591432

Hardware architecture for CRYSTALS-Kyber post-quantum cryptographic SHA-3 primitives (se abrirá en una nueva ventana)

Autores: Dolmeta, Alessandra; Martina, Maurizio; Masera, Guido
Publicado en: 2023 18th Conference on Ph.D Research in Microelectronics and Electronics (PRIME), 2023
Editor: IEEE
DOI: 10.1109/prime58259.2023.10161780

AXI-REALM: A Lightweight and Modular Interconnect Extension for Traffic Regulation and Monitoring of Heterogeneous Real-Time SoCs (se abrirá en una nueva ventana)

Autores: Thomas Benz, Alessandro Ottaviano, Robert Balas, Angelo Garofalo, Francesco Restuccia, Alessandro Biondi, Luca Benini
Publicado en: 2024 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2024
Editor: IEEE
DOI: 10.23919/DATE58400.2024.10546511

Lightweight Instrumentation for Accurate Performance Monitoring in RTOSes (se abrirá en una nueva ventana)

Autores: Bruno Forlin, Kuan-Hsun Chen, Nikolaos Alachiotis, Luca Cassano, Marco Ottavi
Publicado en: 2024 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2024
Editor: IEEE
DOI: 10.23919/DATE58400.2024.10546790

An unprotected RISC-V Soft-core processor on an SRAM FPGA: Is it as bad as it sounds? (se abrirá en una nueva ventana)

Autores: Bruno Endres Forlin, Wouter van Huffelen, Carlo Cazzaniga, Paolo Rech, Nikolaos Alachiotis, Marco Ottavi
Publicado en: 2023 IEEE European Test Symposium (ETS), 2023
Editor: IEEE
DOI: 10.1109/ETS56758.2023.10174076

Neutron Radiation Tests of the NEORV32 RISC-V SoC on Flash-Based FPGAs (se abrirá en una nueva ventana)

Autores: Kevin Böhmer, Bruno Forlin, Carlo Cazzaniga, Paolo Rech, Gianluca Furano, Nikolaos Alachiotis, Marco Ottavi
Publicado en: 2023 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT), 2024
Editor: IEEE
DOI: 10.1109/DFT59622.2023.10313556

Preventing Soft Errors and Hardware Trojans in RISC-V Cores (se abrirá en una nueva ventana)

Autores: Edian B. Annink, Gerard Rauwerda, Edwin Hakkennes, Alessandra Menicucci, Stefano Di Mascio, Gianluca Furano, Marco Ottavi
Publicado en: 2022 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT), 2022
Editor: IEEE
DOI: 10.1109/DFT56152.2022.9962340

PLiNIO: A User-Friendly Library of Gradient-Based Methods for Complexity-Aware DNN Optimization (se abrirá en una nueva ventana)

Autores: D. Jahier Pagliari, M. Risso, B. A. Motetti and A. Burrello
Publicado en: 2023 Forum on Specification & Design Languages (FDL), 2023, ISSN 1636-9874
Editor: IEEE
DOI: 10.1109/FDL59689.2023.10272045

HPDcache (se abrirá en una nueva ventana)

Autores: César Fuguet
Publicado en: Proceedings of the 20th ACM International Conference on Computing Frontiers, 2023, ISSN 1942-3462
Editor: ACM
DOI: 10.1145/3587135.3591413

Neutron Beam Evaluation of Probabilistic Data Structure-based Online Checkers (se abrirá en una nueva ventana)

Autores: Bruno Forlin, Edian B. Annink, Elijah Cishugi, Carlo Cazzaniga, Paolo Rech, Gerard Rauwerda, Gianluca Furano, Marco Ottavi
Publicado en: 2024 IEEE 30th International Symposium on On-Line Testing and Robust System Design (IOLTS), 2024
Editor: IEEE
DOI: 10.1109/IOLTS60994.2024.10616084

An Enhanced Fault Injection Framework for FPGA-Based Soft-Cores (se abrirá en una nueva ventana)

Autores: Tijmen T. Smit, Bruno Endres Forlin, Kuan-Hsun Chen, Ioanna Souvatzoglou, Mihalis Psarakis, Marco Ottavi
Publicado en: 2024 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT), 2024
Editor: IEEE
DOI: 10.1109/DFT63277.2024.10753564

Hybrid Modular Redundancy: Exploring Modular Redundancy Approaches in RISC-V Multi-Core Computing Clusters for Reliable Processing in Space (se abrirá en una nueva ventana)

Autores: Michael Rogenmoser; Yvan Tortorella; Davide Rossi; Francesco Conti; Luca Benini
Publicado en: ACM Transactions on Cyber-Physical Systems, 2023, ISSN 2378-9638
Editor: Association for Computing Machinery
DOI: 10.48550/arxiv.2303.08706

Energy-Efficient Exposed Datapath Architecture With a RISC-V Instruction Set Mode (se abrirá en una nueva ventana)

Autores: Kari Hepola, Joonas Multanen, Pekka Jääskeläinen
Publicado en: IEEE Transactions on Computers, Edición 73, 2024, ISSN 0018-9340
Editor: Institute of Electrical and Electronics Engineers (IEEE)
DOI: 10.1109/TC.2023.3337313

Enhancing Neural Architecture Search with Multiple Hardware Constraints for Deep Learning Model Deployment on Tiny IoT Devices (se abrirá en una nueva ventana)

Autores: A. Burrello, M. Risso, B. A. Motetti, E. Macii, L. Benini and D. J. Pagliari,
Publicado en: IEEE Transactions on Emerging Topics in Computing, 2023, ISSN 2168-6750
Editor: IEEE
DOI: 10.1109/TETC.2023.3322033

MARLIN: A Co-Design Methodology for Approximate ReconfigurabLe Inference of Neural Networks at the Edge (se abrirá en una nueva ventana)

Autores: Guella, Flavia; Valpreda, Emanuele; Caon, Michele; Masera, Guido; Martina, Maurizio
Publicado en: IEEE Transactions on Circuits and Systems I: Regular Papers, 2024, ISSN 1558-0806
Editor: IEEE
DOI: 10.1109/tcsi.2024.3365952

A 3 TOPS/W RISC-V Parallel Cluster for Inference of Fine-Grain Mixed-Precision Quantized Neural Networks (se abrirá en una nueva ventana)

Autores: Nadalini, A; Rutishauser, G; Burrello, A; Bruschi, N; Garofalo, A; Benini, L; Conti, F; Rossi, D
Publicado en: 2023 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2023, ISSN 2159-3477
Editor: IEEE
DOI: 10.48550/arxiv.2307.01056

Keelhaul: Processor-Driven Chip Connectivity and Memory Map Metadata Validator for Large Systems-on-Chip (se abrirá en una nueva ventana)

Autores: Henri Lunnikivi, Roni Hämäläinen, Timo D. Hämäläinen
Publicado en: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, Edición 32, 2024, ISSN 1063-8210
Editor: Institute of Electrical and Electronics Engineers (IEEE)
DOI: 10.1109/TVLSI.2024.3454431

ControlPULP: A RISC-V On-Chip Parallel Power Controller for Many-Core HPC Processors with FPGA-Based Hardware-In-The-Loop Power and Thermal Emulation (se abrirá en una nueva ventana)

Autores: Ottaviano, Alessandro; Balas, Robert; Bambini, Giovanni; Del Vecchio, Antonio; Ciani, Maicol; Rossi, Davide; Benini, Luca; Bartolini, Andrea
Publicado en: International Journal of Parallel Programming, 2023, ISSN 1573-7640
Editor: nternational Journal of Parallel Programming
DOI: 10.21203/rs.3.rs-2525734/v1

<i>Xvpfloat</i>: RISC-V ISA Extension for Variable Extended Precision Floating Point Computation (se abrirá en una nueva ventana)

Autores: Eric Guthmuller; César Fuguet; Andrea Bocco; Jérôme Fereyre; Riccardo Alidori; Ihsane Tahir; Yves Durand
Publicado en: IEEE Transactions on Computers, 2024, ISSN 1557-9956
Editor: IEEE
DOI: 10.1109/tc.2024.3383964

Marsellus: A Heterogeneous RISC-V AI-IoT End-Node SoC With 2–8 b DNN Acceleration and 30%-Boost Adaptive Body Biasing (se abrirá en una nueva ventana)

Autores: Francesco Conti; Gianna Paulin; Angelo Garofalo; Davide Rossi; Alfio Di Mauro; Georg Rutishauser; Gianmarco Ottavi; Manuel Eggiman; Hayate Okuhara; Luca Benini
Publicado en: IEEE Journal of Solid-State Circuits, 2024, ISSN 1558-173X
Editor: IEEE
DOI: 10.48550/arxiv.2305.08415

Cheshire: A Lightweight, Linux-Capable RISC-V Host Platform for Domain-Specific Accelerator Plug-In (se abrirá en una nueva ventana)

Autores: Alessandro Ottaviano; Thomas Benz; Paul Scheffler; Luca Benini
Publicado en: IEEE Transactions on Circuits and Systems II: Express Briefs, 2023, ISSN 1558-3791
Editor: IEEE
DOI: 10.3929/ethz-b-000638551

Buscando datos de OpenAIRE...

Se ha producido un error en la búsqueda de datos de OpenAIRE

No hay resultados disponibles

Mi folleto 0 0