Description du projet
Conception matérielle du préfiltrage de données de Berti
Les préfiltres de données sont essentiels pour les ordinateurs à haute performance, car ils peuvent masquer les accès à la mémoire à longue durée de vie, améliorant ainsi la vitesse et l’efficacité. Malgré leurs avantages considérables en termes de performances, peu d’efforts ont été déployés pour améliorer leur efficacité énergétique, qui est influencée par leur précision. Le projet Berti-Chip, financé par le CER, vise à développer une conception matérielle pour le préfiltrage de données prometteur de Berti, qui offre des performances et une précision élevées tout en minimisant la consommation d’énergie et en garantissant la rentabilité. Le projet vise à tirer parti de cette efficacité, en prévoyant qu’elle pourrait devenir essentielle sur le marché en expansion des produits de pointe à faible consommation d’énergie et pour les ordinateurs à haute performance.
Objectif
Data prefetchers are ubiquitous in current high-performance computers such as those manufactured by Intel, ARM, AMD, or IBM, as they play a fundamental role in hiding long-latency memory accesses. Prefetchers predict the data that will be needed by a processor in the future and fetch such data ahead of execution. State-of-the-art data prefetchers, push the limits of performance but often without caring about energy efficiency. The energy efficiency of a prefetcher is dictated by its accuracy, which measures the percentage of data moved by the prefetcher that satisfies the processor demands.
Berti is a data prefetcher sited at the first-level data cache (L1D) that makes a compelling case for timeliness and accuracy. Berti can boost processors performance by 33% (with respect to those not using prefetching mechanisms) and 8.5% (when compared to mainstream prefetchers) while providing an accuracy above 90%, which translates into a low energy overhead of the memory hierarchy. In addition, Berti is a cost-effective prefetcher that just requires 2.55KB of storage.
The objective of this project is to elaborate a hardware design for the Berti data prefetcher, as we strongly believe that the notable boost in processor performance and efficiency along with its design simplicity makes Berti a serious candidate both for the emerging low-power edge market and for high-performance computers.
Programme(s)
- HORIZON.1.1 - European Research Council (ERC) Main Programme
Appel à propositions
(s’ouvre dans une nouvelle fenêtre) ERC-2023-POC
Voir d’autres projets de cet appelRégime de financement
HORIZON-ERC-POC - HORIZON ERC Proof of Concept GrantsInstitution d’accueil
30003 Murcia
Espagne