Description du projet
Évaluation des dispositifs de commutation résistive pour les systèmes informatiques de nouvelle génération
Les calculateurs numériques utilisent la technologie CMOS, qui améliore les performances grâce à une réduction d’échelle selon la loi de Moore. Cependant, la taille des transistors approchant les quelques nanomètres, il devient nécessaire d’élaborer de nouveaux commutateurs logiques afin de repousser les limites des CMOS au-delà de celles imposées par la loi de Moore. Le projet RESCUE, financé par le CER, s’est fixé pour objectif de développer un nouveau paradigme informatique fondé sur des dispositifs de commutation résistive, qui sont capables de modifier leur résistance par l’intermédiaire de réactions redox induites électriquement. Ce phénomène constitue le fondement de la technologie de la mémoire résistive, une future solution potentielle de mémoire et de stockage informatique. Le projet RESCUE concentrera ses efforts sur la fabrication de dispositifs, la conception de nouvelles portes logiques et la démonstration de circuits informatiques. En comparant la logique de la commutation résistive à la logique CMOS, il sera en mesure d’identifier les points forts de la technologie ainsi que ses applications potentielles dans le domaine de l’informatique.
Objectif
Digital computers rely today on CMOS (complementary metal-oxide-semiconductor) technology, which improves its performance every generation thanks to the Moore’s law of downscaling. As CMOS transistor size approaches few nm, alternative logic switches with better scaling capability must be identified to prolong Moore’s law beyond CMOS. Among the emerging switching concepts, resistive switching (RS) devices can change their resistance by electrically-induced redox reactions. RS provides the basis for the resistive memory (ReRAM) technology which is currently investigated as future computer memory and storage technology. The objective of this project is to design, develop and demonstrate a novel computing paradigm based on RS devices. The project will pursue this objective at 3 levels of increasing complexity, namely the device fabrication, the design of new logic gates and the demonstration of computing circuits. RS logic will be finally compared to CMOS and other approaches to identify the strength and the potential applications of RS logic in the computing scenario.
Champ scientifique
Programme(s)
Régime de financement
ERC-COG - Consolidator GrantInstitution d’accueil
20133 Milano
Italie