Skip to main content
Weiter zur Homepage der Europäischen Kommission (öffnet in neuem Fenster)
Deutsch Deutsch
CORDIS - Forschungsergebnisse der EU
CORDIS

European Exascale System Interconnect and Storage

CORDIS bietet Links zu öffentlichen Ergebnissen und Veröffentlichungen von HORIZONT-Projekten.

Links zu Ergebnissen und Veröffentlichungen von RP7-Projekten sowie Links zu einigen Typen spezifischer Ergebnisse wie Datensätzen und Software werden dynamisch von OpenAIRE abgerufen.

Leistungen

Requirement analysis (network and storage) and Porting Roadmap (öffnet in neuem Fenster)

This deliverable will include the results from the analysis of the beneficiaries' applications in terms of performance, communication and power requirements. Moreover based on this analysis, this deliverable will report the essential system attributes and requirements that the ExaNeSt framework should provide. Finally this deliverable will provide the porting strategy and roadmap.

New node technologies and exascale systems (öffnet in neuem Fenster)

This deliverable will investigate the functionality and performance of the EUROSERVER Compute Node or other high-performance Compute Nodes in the ExaNeSt infrastructrure.

Final report on the validated and optimized storage and data access infrastructure (öffnet in neuem Fenster)

This deliverable will provide the final report on the validated and optimized storage and data access infrastructure.

Census of the applications (öffnet in neuem Fenster)

This deliverable is report that descibes the HPC applications that they will be used for the evaluation of the ExaNeSt platform.

Final recommendation and future work (öffnet in neuem Fenster)

This deliverable will provide recommentations on the network and storage architecture based on the evaluation of the ExaNeSt platform. Moreover it will provide future plans and work that will be performed after the end of the project.

Preliminary Dissemination report (öffnet in neuem Fenster)

This deliverable will provide a report describing the preliminiary dissemination and communication actions.

Final Dissemination report (öffnet in neuem Fenster)

This deliverable will provide a report describing the final dissemination and communication actions.

Intermediate Dissemination report (öffnet in neuem Fenster)

This deliverable will provide a report describing the intermediate dissemination and communication actions.

Implementation notes for the storage and data access infrastructure (öffnet in neuem Fenster)

This deliverable will describe the implementation of the software components and tools for the HPC storage and data access infrstructure specified in D4.1.

Veröffentlichungen

An Optimal Single-Path Routing Algorithm in the Datacenter Network DPillar (öffnet in neuem Fenster)

Autoren: Alejandro Erickson, Abbas E. Kiasari, Javier Navaridas, Iain A. Stewart
Veröffentlicht in: IEEE Transactions on Parallel and Distributed Systems, Ausgabe 28/3, 2017, Seite(n) 689-703, ISSN 1045-9219
Herausgeber: Institute of Electrical and Electronics Engineers
DOI: 10.1109/TPDS.2016.2591011

The stellar transformation: From interconnection networks to datacenter networks (öffnet in neuem Fenster)

Autoren: Alejandro Erickson, Iain A. Stewart, Javier Navaridas, Abbas E. Kiasari
Veröffentlicht in: Computer Networks, Ausgabe 113, 2017, Seite(n) 29-45, ISSN 1389-1286
Herausgeber: Elsevier BV
DOI: 10.1016/j.comnet.2016.12.001

Efficient Sharing of Optical Resources in Low-Power Optical Networks-on-Chip (öffnet in neuem Fenster)

Autoren: Sebastian Werner, Javier Navaridas, Mikel Luján
Veröffentlicht in: Journal of Optical Communications and Networking, Ausgabe 9/5, 2017, Seite(n) 364, ISSN 1943-0620
Herausgeber: Optical Society of America
DOI: 10.1364/jocn.9.000364

A Survey on Optical Network-on-Chip Architectures (öffnet in neuem Fenster)

Autoren: Sebastian Werner, Javier Navaridas, Mikel Luján
Veröffentlicht in: ACM Computing Surveys, Ausgabe 50/6, 2018, Seite(n) 1-37, ISSN 0360-0300
Herausgeber: Association for Computing Machinary, Inc.
DOI: 10.1145/3131346

Improved routing algorithms in the dual-port datacenter networks HCN and BCN (öffnet in neuem Fenster)

Autoren: Alejandro Erickson, Iain A. Stewart, Jose A. Pascual, Javier Navaridas
Veröffentlicht in: Future Generation Computer Systems, Ausgabe 75, 2017, Seite(n) 58-71, ISSN 0167-739X
Herausgeber: Elsevier BV
DOI: 10.1016/j.future.2017.05.004

INRFlow: An interconnection networks research flow-level simulation framework (öffnet in neuem Fenster)

Autoren: Javier Navaridas, Jose A. Pascual, Alejandro Erickson, Iain A. Stewart, Mikel Luján
Veröffentlicht in: Journal of Parallel and Distributed Computing, Ausgabe 130, 2019, Seite(n) 140-152, ISSN 0743-7315
Herausgeber: Academic Press
DOI: 10.1016/j.jpdc.2019.03.013

Enabling shared memory communication in networks of MPSoCs (öffnet in neuem Fenster)

Autoren: Joshua Lant, Caroline Concatto, Andrew Attwood, Jose A. Pascual, Mike Ashworth, Javier Navaridas, Mikel Luján, John Goodacre
Veröffentlicht in: Concurrency and Computation: Practice and Experience, 2018, Seite(n) e4774, ISSN 1532-0626
Herausgeber: John Wiley & Sons Inc.
DOI: 10.1002/cpe.4774

On the effects of allocation strategies for exascale computing systems with distributed storage and unified interconnects (öffnet in neuem Fenster)

Autoren: Jose A. Pascual, Joshua Lant, Caroline Concatto, Andrew Attwood, Javier Navaridas, Mikel Luján, John Goodacre
Veröffentlicht in: Concurrency and Computation: Practice and Experience, 2018, Seite(n) e4784, ISSN 1532-0626
Herausgeber: John Wiley & Sons Inc.
DOI: 10.1002/cpe.4784

On-chip wireless silicon photonics: from reconfigurable interconnects to lab-on-chip devices (öffnet in neuem Fenster)

Autoren: Carlos García-Meca, Sergio Lechago, Antoine Brimont, Amadeu Griol, Sara Mas, Luis Sánchez, Laurent Bellieres, Nuria S Losilla, Javier Martí
Veröffentlicht in: Light: Science & Applications, Ausgabe 6/9, 2017, Seite(n) e17053-e17053, ISSN 2047-7538
Herausgeber: Nature
DOI: 10.1038/lsa.2017.53

Next generation of Exascale-class systems: ExaNeSt project and the status of its interconnect and storage development (öffnet in neuem Fenster)

Autoren: Manolis Katevenis, Roberto Ammendola, Andrea Biagioni, Paolo Cretaro, Ottorino Frezza, Francesca Lo Cicero, Alessandro Lonardo, Michele Martinelli, Pier Stanislao Paolucci, Elena Pastorelli, Francesco Simula, Piero Vicini, Giuliano Taffoni, Jose A. Pascual, Javier Navaridas, Mikel Luján, John Goodacre, Bernd Lietzow, Angelos Mouzakitis, Nikolaos Chrysos, Manolis Marazakis, Paolo Gorlani, Stefano
Veröffentlicht in: Microprocessors and Microsystems, Ausgabe 61, 2018, Seite(n) 58-71, ISSN 0141-9331
Herausgeber: Elsevier BV
DOI: 10.1016/j.micpro.2018.05.009

Modeling and analysis of the performance of exascale photonic networks (öffnet in neuem Fenster)

Autoren: José Duro, Jose A. Pascual, Salvador Petit, Julio Sahuquillo, María E. Gómez
Veröffentlicht in: Concurrency and Computation: Practice and Experience, 2019, Seite(n) e4773, ISSN 1532-0626
Herausgeber: John Wiley & Sons Inc.
DOI: 10.1002/cpe.4773

Iris (öffnet in neuem Fenster)

Autoren: Anastasios Papagiannis, Giorgos Saloustros, Manolis Marazakis, Angelos Bilas
Veröffentlicht in: ACM SIGOPS Operating Systems Review, Ausgabe 50/1, 2017, Seite(n) 3-11, ISSN 0163-5980
Herausgeber: ACM
DOI: 10.1145/3041710.3041713

Receive-Side Notification for Enhanced RDMA in FPGA Based Networks (öffnet in neuem Fenster)

Autoren: Joshua Lant, Andrew Attwood, Javier Navaridas, Mikel Lujan, John Goodacre
Veröffentlicht in: Architecture of Computing Systems – ARCS 2019 - 32nd International Conference, Copenhagen, Denmark, May 20–23, 2019, Proceedings, Ausgabe 11479, 2019, Seite(n) 224-235, ISBN 978-3-030-18655-5
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-030-18656-2_17

On the Effects of Data-Aware Allocation on Fully Distributed Storage Systems for Exascale (öffnet in neuem Fenster)

Autoren: Jose A. Pascual, Caroline Concatto, Joshua Lant, Javier Navaridas
Veröffentlicht in: Euro-Par 2017: Parallel Processing Workshops - Euro-Par 2017 International Workshops, Santiago de Compostela, Spain, August 28-29, 2017, Revised Selected Papers, Ausgabe 10659, 2018, Seite(n) 725-736, ISBN 978-3-319-75177-1
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-319-75178-8_58

A CAM-Free Exascalable HPC Router for Low-Energy Communications (öffnet in neuem Fenster)

Autoren: Caroline Concatto, Jose A. Pascual, Javier Navaridas, Joshua Lant, Andrew Attwood, Mikel Lujan, John Goodacre
Veröffentlicht in: Architecture of Computing Systems – ARCS 2018, Ausgabe 10793, 2018, Seite(n) 99-111, ISBN 978-3-319-77609-5
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-319-77610-1_8

Direct N-body Code on Low-Power Embedded ARM GPUs (öffnet in neuem Fenster)

Autoren: David Goz, Sara Bertocco, Luca Tornatore, Giuliano Taffoni
Veröffentlicht in: Intelligent Computing - Proceedings of the 2019 Computing Conference, Volume 1, Ausgabe 997, 2019, Seite(n) 179-193, ISBN 978-3-030-22870-5
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-030-22871-2_14

The brain on low power architectures: Efficient simulation of cortical slow waves and asynchronous states (öffnet in neuem Fenster)

Autoren: R. Ammendola, A. Biagioni, F. Capuani, P. Cretaro, G. De Bonis, F. Lo Cicero, A. Lonardo, M. Martinelli, P. Paolucci, E. Pastorelli, L. Pontisso, F. Simula, P. Vicini
Veröffentlicht in: Advances in Parallel Computing, Ausgabe Vol. 32, 2018, Seite(n) 760-769
Herausgeber: IOS Press
DOI: 10.3233/978-1-61499-843-3-760

Designing Low-Power, Low-Latency Networks-on-Chip by Optimally Combining Electrical and Optical Links (öffnet in neuem Fenster)

Autoren: Sebastian Werner, Javier Navaridas, Mikel Lujan
Veröffentlicht in: 2017 IEEE International Symposium on High Performance Computer Architecture (HPCA), 2017, Seite(n) 265-276, ISBN 978-1-5090-4985-1
Herausgeber: IEEE
DOI: 10.1109/hpca.2017.23

Network-on-chip evaluation for a novel neural architecture (öffnet in neuem Fenster)

Autoren: Markos Kynigos, Javier Navaridas, Luis A. Plana, Steve Furber
Veröffentlicht in: Proceedings of the 15th ACM International Conference on Computing Frontiers - CF '18, 2018, Seite(n) 216-219, ISBN 9781-450357616
Herausgeber: ACM Press
DOI: 10.1145/3203217.3203268

Subchannel Scheduling for Shared Optical On-chip Buses (öffnet in neuem Fenster)

Autoren: Sebastian Werner, Javier Navaridas, Mikel Lujan
Veröffentlicht in: 2017 IEEE 25th Annual Symposium on High-Performance Interconnects (HOTI), 2017, Seite(n) 49-56, ISBN 978-1-5386-1013-8
Herausgeber: IEEE
DOI: 10.1109/hoti.2017.18

High-Performance, Low-Complexity Deadlock Avoidance for Arbitrary Topologies/Routings (öffnet in neuem Fenster)

Autoren: Jose A. Pascual, Javier Navaridas
Veröffentlicht in: Proceedings of the 2018 International Conference on Supercomputing - ICS '18, 2018, Seite(n) 129-138, ISBN 9781-450357838
Herausgeber: ACM Press
DOI: 10.1145/3205289.3205307

Design Exploration of Multi-tier interconnection networks s for Exascale systems

Autoren: Navaridas, J., Lant, J., Pascual Saiz, J., Luján, M., & Goodacre, A.
Veröffentlicht in: ICPP 2019 : International Conference on Parallel Processing, 2019, Seite(n) TBD
Herausgeber: ACM

Scalability of a Silicon Photonic Switch for High Performance Interconnects

Autoren: M. Kynigos, J. Navaridas and J.A. Pascual
Veröffentlicht in: Emit, 2019
Herausgeber: Emit

Direct Communications between Disributed FPGA

Autoren: J. Lant, J. Navaridas
Veröffentlicht in: Emit, 2019
Herausgeber: Emit

Real-Time Cortical Simulations: Energy and Interconnect Scaling on Distributed Systems (öffnet in neuem Fenster)

Autoren: Francesco Simula, Elena Pastorelli, Pier Stanislao Paolucci, Michele Martinelli, Alessandro Lonardo, Andrea Biagioni, Cristiano Capone, Fabrizio Capuani, Paolo Cretaro, Giulia De Bonis, Francesca Lo Cicero, Luca Pontisso, Piero Vicini, Roberto Ammendola
Veröffentlicht in: 2019 27th Euromicro International Conference on Parallel, Distributed and Network-Based Processing (PDP), 2019, Seite(n) 283-290, ISBN 978-1-7281-1644-0
Herausgeber: IEEE
DOI: 10.1109/empdp.2019.8671627

Accurate Congestion Control for RDMA Transfers (öffnet in neuem Fenster)

Autoren: Dimitris Giannopoulos, Nikos Chrysos, Evangelos Mageiropoulos, Giannis Vardas, Leandros Tzanakis, Manolis Katevenis
Veröffentlicht in: 2018 Twelfth IEEE/ACM International Symposium on Networks-on-Chip (NOCS), 2018, Seite(n) 1-8, ISBN 978-1-5386-4893-3
Herausgeber: IEEE
DOI: 10.1109/nocs.2018.8512155

Gaussian and Exponential Lateral Connectivity on Distributed Spiking Neural Network Simulation (öffnet in neuem Fenster)

Autoren: Elena Pastorelli, Pier Stanislao Paolucci, Francesco Simula, Andrea Biagioni, Fabrizio Capuani, Paolo Cretaro, Giulia De Bonis, Francesca Lo Cicero, Alessandro Lonardo, Michele Martinelli, Luca Pontisso, Piero Vicini, Roberto Ammendola
Veröffentlicht in: 2018 26th Euromicro International Conference on Parallel, Distributed and Network-based Processing (PDP), 2018, Seite(n) 658-665, ISBN 978-1-5386-4975-6
Herausgeber: IEEE
DOI: 10.1109/pdp2018.2018.00110

An Efficient Memory-Mapped Key-Value Store for Flash Storage (öffnet in neuem Fenster)

Autoren: Anastasios Papagiannis, Giorgos Saloustros, Pilar González-Férez, Angelos Bilas
Veröffentlicht in: Proceedings of the ACM Symposium on Cloud Computing - SoCC '18, 2018, Seite(n) 490-502, ISBN 9781450360111
Herausgeber: ACM Press
DOI: 10.1145/3267809.3267824

Workload Characterization for Exascale Computing Networks (öffnet in neuem Fenster)

Autoren: Jose Duro, Salvador Petit, Julio Sahuquillo, Maria Gomez
Veröffentlicht in: 2018 International Conference on High Performance Computing & Simulation (HPCS), 2018, Seite(n) 383-389, ISBN 978-1-5386-7879-4
Herausgeber: IEEE
DOI: 10.1109/hpcs.2018.00069

The next Generation of Exascale-class Systems: the ExaNeSt Project (öffnet in neuem Fenster)

Autoren: R. Ammendola, A. Biagioni, P. Cretaro, O. Frezza, F. Lo Cicero, A. Lonardo, M. Martinelli, P. S. Paolucci, E. Pastorelli, F. Simula, P. Vicini, G. Taffoni, John Goodacree, Mikel Lujn, J. Navaridas, J. P. Saiz, N. Chrysos, and M. Katevenis for the ExaNeSt team
Veröffentlicht in: Euromicro Conference on Digital System Design (DSD 2017), 2017
Herausgeber: IEEE
DOI: 10.5281/zenodo.823595

The ExaNeSt Project: Interconnects, Storage, and Packaging for Exascale Systems (öffnet in neuem Fenster)

Autoren: M. Katevenis, N. Chrysos, M. Marazakis, I. Mavroidis, F. Chaix, N. Kallimanis, J. Navaridas, J. Goodacre, P. Vicini, A. Biagioni, P. S. Paolucci, A. Lonardo, E. Pastorelli, F. Lo Cicero, R. Ammendola, P. Hopton, P. Coates, G. Taffoni, S. Cozzini, M. Kersten, Y. Zhang, J. Sahuquillo, S. Lechago, C. Pinto, B. Lietzow, D. Everett, G. Perna
Veröffentlicht in: 2016 Euromicro Conference on Digital System Design (DSD), 2016, Seite(n) 60-67, ISBN 978-1-5090-2817-7
Herausgeber: IEEE
DOI: 10.1109/DSD.2016.106

Modeling a Photonic Network for Exascale Computing (öffnet in neuem Fenster)

Autoren: Jose Duro, Salvador Petit, Julio Sahuquillo and Maria E. Gomez
Veröffentlicht in: 3rd International Workshop on Modeling and Simulation of Parallel and Distributed Systems (MSPDS 2017), 2017
Herausgeber: IEEE
DOI: 10.5281/zenodo.823624

Accurately Modeling a Photonic NoC in a Detailed CMP Simulation Framework (öffnet in neuem Fenster)

Autoren: Jose Puche, Sergio Lechago, Salvador Petit, María E. Gómez and Julio Sahuquillo
Veröffentlicht in: Workshop on Modeling and Simulation of Parallel and Distributed Systems, 2016
Herausgeber: IEEE
DOI: 10.5281/zenodo.804004

Designing an exascale interconnect using multi-objective optimization (öffnet in neuem Fenster)

Autoren: Jose A. Pascual, Joshua Lant, Andrew Attwood, Caroline Concatto, Javier Navaridas, Mikel Lujan, John Goodacre
Veröffentlicht in: 2017 IEEE Congress on Evolutionary Computation (CEC), 2017, Seite(n) 2209-2216, ISBN 978-1-5090-4601-0
Herausgeber: IEEE
DOI: 10.1109/CEC.2017.7969572

User-space I/O for μs-level storage devices (öffnet in neuem Fenster)

Autoren: Anastasios Papagiannis, Giorgos Saloustros, Manolis Marazakis, Angelos Bilas
Veröffentlicht in: Michela Taufer, Bernd Mohr, Julian M. Kunkel (Eds.): High Performance Computing, LNCS 9945, ISC High Performance 2016 International Workshops ExaComm, E-MuCoCoS, HPC-IODC, IXPUG, IWOPH, P3MA, VHPC, WOPSSS, Ausgabe LNCS 9945, 2016, Seite(n) 638-648, ISBN 978-3-319-46078-9
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-319-46079-6_44

Lightweight and Generic RDMA Engine Para-virtualization for the KVM Hypervisor (öffnet in neuem Fenster)

Autoren: Angelos Mouzakitis, Christian Pinto, Nikolay Nikolaev, Alvise Rigo, Daniel Raho, Babis Aronis, Manolis Marazakis
Veröffentlicht in: 2017 International Conference on High Performance Computing & Simulation (HPCS 2017), 2017
Herausgeber: IEEE
DOI: 10.5281/zenodo.807607

Virtualized Multi-Channel RDMAwith Software-Defined Scheduling (öffnet in neuem Fenster)

Autoren: Kyriakos Paraskevas, Nikolaos Chrysos, Vassilis Papaefstathiou, Pantelis Xirouchakis, Panagiotis Peristerakis, Michalis Giannioudis, Manolis Katevenis
Veröffentlicht in: Procedia Computer Science, Ausgabe 136, 2018, Seite(n) 82-90, ISSN 1877-0509
Herausgeber: Science Direct
DOI: 10.1016/j.procs.2018.08.240

High signal-to-noise ratio ultra-compact lab-on-a-chip microflow cytometer enabled by silicon optical antennas (öffnet in neuem Fenster)

Autoren: Sergio Lechago, Carlos García-Meca, Nuria Sánchez-Losilla, Amadeu Griol, Javier Martí
Veröffentlicht in: Optics Express, Ausgabe 26/20, 2018, Seite(n) 25645, ISSN 1094-4087
Herausgeber: Optical Society of America
DOI: 10.1364/oe.26.025645

Low latency network and distributed storage for next generation HPC systems: the ExaNeSt project (öffnet in neuem Fenster)

Autoren: R Ammendola, A Biagioni, P Cretaro, O Frezza, F Lo Cicero, A Lonardo, M Martinelli, P S Paolucci, E Pastorelli, F Pisani, F Simula, P Vicini, J Navaridas, F Chaix, N Chrysos, M Katevenis, V Papaeustathiou
Veröffentlicht in: Journal of Physics: Conference Series, Ausgabe 898, 2017, Seite(n) 082045, ISSN 1742-6588
Herausgeber: Institute of Physics
DOI: 10.1088/1742-6596/898/8/082045

Large scale low power computing system: status of network design in ExaNeSt and EuroEXA projects (öffnet in neuem Fenster)

Autoren: R. Ammendola, A. Biagioni, F. Capuani, P. Cretaro, G. De Bonis, F. Lo Cicero, A. Lonardo, M. Martinelli, P. Paolucci, E. Pastorelli, L. Pontissio, F. Simula and P. Vicini
Veröffentlicht in: Advances in Parallel Computing, 2018
Herausgeber: IEEE
DOI: 10.3233/978-1-61499-843-3-750

Enabling Standalone FPGA Computing

Autoren: J. Lant, J. Navaridas, A. Attwood, M. Lujan and J. Goodacre
Veröffentlicht in: IEEE Symposium on High Performance Interconnects, 2019
Herausgeber: IEEE

Direct N-body code designed for cluster based on heterogeneous computational nodes (öffnet in neuem Fenster)

Autoren: D. Goz, L. Tornatore, S. Bertocco & G. Taffoni
Veröffentlicht in: INAF-OATS Technical Report, 2018
Herausgeber: INAF
DOI: 10.20371/inaf/pub/2018_00005

Direct N-Body code designed for heterogeneous platforms (öffnet in neuem Fenster)

Autoren: D. Goz, S. Bertocco, L. Tornatore, G. Taffoni
Veröffentlicht in: INAF, 2018
Herausgeber: INAF
DOI: 10.20371/inaf/pub/2018_00002

Software and Hardware co-design for low power HPC Platforms

Autoren: M. Ploumidis, N.D. Kallimanis, M. Asiminakis, N. Chryos, P. Xirouchakis, M. Gianoudis, L. Tzanakis, N. Dimou, A. Psistakis, P. Peristerkis, G. Kalokairinos, V. Papaefstathiou and M. Katevenis
Veröffentlicht in: Exacomm, 2019
Herausgeber: Exacomm

Enabling Standalone FPGA Computing

Autoren: Joshua Lant, Javier Navaridas, Andrew Attwood, Mikel Lujan and John Goodacre
Veröffentlicht in: IEEE Micro, 2019
Herausgeber: IEEE

Performance of direct N-body code on ARM64 SoC (öffnet in neuem Fenster)

Autoren: D. Goz, L. Tornatore, S. Bertocco & G. Taffoni
Veröffentlicht in: INAF-OATS Technical Report, 2018
Herausgeber: INAF
DOI: 10.20371/inaf/pub/2018_00006

Distributed Processing and Transaction Replication in MonetDB - Towards a Scalable Analytical Database System in the Cloud (öffnet in neuem Fenster)

Autoren: Ying Zhang, Dimitar Nedev, Panagiotis Koutsourakis, and Martin Kersten
Veröffentlicht in: Final Public Workshop from LeanBigData and CoherentPaaS, 2016
Herausgeber: n/a
DOI: 10.5281/zenodo.803988

Rechte des geistigen Eigentums

Expanding Thermal Bus

Antrags-/Publikationsnummer: GB 1613234.2
Datum: 2016-09-14
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

Closed Loop Mains Water Control

Antrags-/Publikationsnummer: GB 1621085.8
Datum: 2017-11-27
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

Pumped Primary Coolant

Antrags-/Publikationsnummer: 1 619987.9
Datum: 2016-11-25
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

Coolant Delivery Nozzle

Antrags-/Publikationsnummer: GB 1714308.2
Datum: 2017-09-06
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

AN IMMERSION COOLING SYSTEM

Antrags-/Publikationsnummer: EP 16777786
Datum: 2016-10-03
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

I/O Board

Antrags-/Publikationsnummer: 1 619976.2
Datum: 2016-11-25
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

Dynamic Max-Min Fair Rate Regulation Apparatuses, Methods, and Systems

Antrags-/Publikationsnummer: US 2016/0087899 A1
Datum: 2015-09-24
Antragsteller: IDRYMA TECHNOLOGIAS KAI EREVNAS

Heat Sink For Liquid Cooling

Antrags-/Publikationsnummer: GB 1714304.1
Datum: 2017-09-06
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

Power Supply Bath

Antrags-/Publikationsnummer: GB 1714313.2
Datum: 2017-09-06
Antragsteller: ICEOTOPE RESEARCH & DEVELOPMENT LTD

Suche nach OpenAIRE-Daten ...

Bei der Suche nach OpenAIRE-Daten ist ein Fehler aufgetreten

Es liegen keine Ergebnisse vor

Mein Booklet 0 0