European Commission logo
español español
CORDIS - Resultados de investigaciones de la UE
CORDIS

SGA1 (Specific Grant Agreement 1) OF THE EUROPEAN PROCESSOR INITIATIVE (EPI)

Descripción del proyecto

En ruta hacia una computación a exaescala

La iniciativa European Processor Initiative (EPI), un ambicioso programa para el desarrollo de microprocesadores de baja potencia para superordenadores domésticos, está preparada para cambiar la computación de altas prestaciones en Europa. El proyecto EPI SGA1, financiado con fondos europeos, será la primera fase de la EPI, cuyo objetivo es diseñar y desarrollar los primeros procesadores europeos de sistema en chip y de aceleración para la computación de altas prestaciones. Ambos elementos se aplicarán y validarán en un prototipo que servirá de base para una máquina completa a exaescala. Los ámbitos de aplicación de los procesadores EPI no se limitan a la computación de altas prestaciones, sino que incluyen infraestructuras de TI de confianza, datos masivos y aplicaciones emergentes, como la computación para una conducción autónoma.

Objetivo

The EPI SGA1 project will be the first phase of the European Processor Initiative FPA, whose aim is to design and implement a roadmap for a new family of low-power European processors for extreme scale computing, high-performance Big-Data and a range of emerging applications. EPI SGA1 will:
- Develop the roadmap for the full length of the EPI initiative
- Develop the first generation of technologies through a co-design approach (IPs for general-purpose HPC processors, for accelerators, for trusted chips, software stacks and boards)
- Tape-out of the first generation chip by integrating the IPs developed
- Validate this chip in the HPC context and in the automotive context using a demonstration platform
The project will deliver a high performance, low power processor, implementing vector instructions and specific accelerators with high bandwidth memory access. The EPI processor will also meet high security and safety requirements. This will be achieved through intensive use of simulation, development of a complete software stack and tape-out in the most advanced semiconductor process node. SGA1 will provide a competitive chip that can effectively address the requirements of the HPC, AI, automotive and trusted IT infrastructure markets.

Régimen de financiación

RIA - Research and Innovation action

Coordinador

BULL SAS
Aportación neta de la UEn
€ 13 720 202,50
Dirección
RUE JEAN JAURES 68
78340 Les Clayes Sous Bois
Francia

Ver en el mapa

Región
Ile-de-France Ile-de-France Yvelines
Tipo de actividad
Private for-profit entities (excluding Higher or Secondary Education Establishments)
Enlaces
Coste total
€ 13 720 202,50

Participantes (31)