Skip to main content
European Commission logo print header

SGA1 (Specific Grant Agreement 1) OF THE EUROPEAN PROCESSOR INITIATIVE (EPI)

Description du projet

En route vers l’informatique exascale

L’EPI (European Processor Initiative), un programme ambitieux visant à développer des microprocesseurs de faible puissance pour les supercalculateurs européens, est sur le point de révolutionner le calcul haute performance en Europe. Le projet EPI SGA1, financé par l’UE, constituera la première phase de l’EPI, son objectif consistant à concevoir et à mettre au point les premiers systèmes sur puce et accélérateurs de processeur européens destinés au calcul haute performance. Ces deux éléments seront mis en œuvre et validés au sein d’un prototype qui servira de base à la fabrication d’une machine exascale complète. Les domaines d’application des processeurs EPI ne se limitent pas au calcul haute performance, et concernent également les infrastructures informatiques de confiance, les mégadonnées ainsi que des applications émergentes telles que l’informatique dédiée à la conduite autonome.

Objectif

The EPI SGA1 project will be the first phase of the European Processor Initiative FPA, whose aim is to design and implement a roadmap for a new family of low-power European processors for extreme scale computing, high-performance Big-Data and a range of emerging applications. EPI SGA1 will:
- Develop the roadmap for the full length of the EPI initiative
- Develop the first generation of technologies through a co-design approach (IPs for general-purpose HPC processors, for accelerators, for trusted chips, software stacks and boards)
- Tape-out of the first generation chip by integrating the IPs developed
- Validate this chip in the HPC context and in the automotive context using a demonstration platform
The project will deliver a high performance, low power processor, implementing vector instructions and specific accelerators with high bandwidth memory access. The EPI processor will also meet high security and safety requirements. This will be achieved through intensive use of simulation, development of a complete software stack and tape-out in the most advanced semiconductor process node. SGA1 will provide a competitive chip that can effectively address the requirements of the HPC, AI, automotive and trusted IT infrastructure markets.

Coordinateur

BULL SAS
Contribution nette de l'UE
€ 13 720 202,50
Adresse
RUE JEAN JAURES 68
78340 Les Clayes Sous Bois
France

Voir sur la carte

Région
Ile-de-France Ile-de-France Yvelines
Type d’activité
Private for-profit entities (excluding Higher or Secondary Education Establishments)
Liens
Coût total
€ 13 720 202,50

Participants (31)