Obiettivo
We investigate interconnection techniques that improve the current situation interms of available pin count in 3D structures, communication bandwidth and dissipated power:
1. The study and implementation of 3D interconnection technology compatible with advanced ICs that supports the above. It is based on a wireless capacitive coupling between structures located in facing positions on two opposite Ics;
2. Since the performance of this kind of coupling is sensitive to the alignment of stacked chips, study and implementation of 3D alignment methodology of ICs will be carried out. This technology is based on the self-alignment properties of melted bumps due to surface tension. Another approach will be based on capacitive coupling between structures located in facing positions on two opposite ICs.
OBJECTIVES
1) To study and implement a 3D interconnection technology compatible with advanced IC technology that supports the above. It is based on a wireless capacitive coupling between structures located in facing positions on two opposite Ics;
2) Since the performance of this kind of coupling is sensitive to the alignment of stacked chips, study and implementation of a 3D alignment methodology IC will be carried out. This technology is based on the self-alignment properties of melted bumps due to surface tension. Another approach will be based on capacitive coupling between structures located in facing positions on two opposite ICs.
DESCRIPTION OF WORK
The idea consists of placing two or more ICs in a 3D stacked front-to-front configuration in such a way that a common surface between each pair of two opposite chip surfaces is created. The chip surface bears a two-dimensional array of micro-locations, possibly covered by a protecting material. Communication will take place by capacitive coupling using capacitors created at locations in the micro-array. In order to maximise the signal to noise ratio, tight chip alignment is necessary. The alignment will be performed either by exploiting self-alignment induced by melted bumps or through capacitive means using on-chip structures that provide feedback to the placement machines. This scheme is extremely compact in terms of area, since we expect to need no more than 40 sq. microns/pin versus a 1000 sq. microns required by the best technologies available today. In terms of dissipated power, it lowers the interchip capacitance significantly and thus the switching energy.
Packaging must ensure the device supports:
1. chip stacking, and;
2. external connectivity to common signals, power and global clock.
Packaging machines have to be able to place the ICs in a relatively precise way. We expect to demonstrate the feasibility of precise alignment using a simplified laboratory set-up. Chip-to-chip interconnections based on the above principles require silicon post-processing.
In particular, the following features will be sought:
1. Thinning of the top passivation in order to increase the capacitive coupling between adjacent layers;
2. Intra-chip vias based on silicon thinning and deep trench development to allow three-dimensional stacked structures and improve heat removal.
Campo scientifico (EuroSciVoc)
CORDIS classifica i progetti con EuroSciVoc, una tassonomia multilingue dei campi scientifici, attraverso un processo semi-automatico basato su tecniche NLP. Cfr.: Il Vocabolario Scientifico Europeo.
CORDIS classifica i progetti con EuroSciVoc, una tassonomia multilingue dei campi scientifici, attraverso un processo semi-automatico basato su tecniche NLP. Cfr.: Il Vocabolario Scientifico Europeo.
È necessario effettuare l’accesso o registrarsi per utilizzare questa funzione
Programma(i)
Programmi di finanziamento pluriennali che definiscono le priorità dell’UE in materia di ricerca e innovazione.
Programmi di finanziamento pluriennali che definiscono le priorità dell’UE in materia di ricerca e innovazione.
Argomento(i)
Gli inviti a presentare proposte sono suddivisi per argomenti. Un argomento definisce un’area o un tema specifico per il quale i candidati possono presentare proposte. La descrizione di un argomento comprende il suo ambito specifico e l’impatto previsto del progetto finanziato.
Gli inviti a presentare proposte sono suddivisi per argomenti. Un argomento definisce un’area o un tema specifico per il quale i candidati possono presentare proposte. La descrizione di un argomento comprende il suo ambito specifico e l’impatto previsto del progetto finanziato.
Invito a presentare proposte
Procedura per invitare i candidati a presentare proposte di progetti, con l’obiettivo di ricevere finanziamenti dall’UE.
Dati non disponibili
Procedura per invitare i candidati a presentare proposte di progetti, con l’obiettivo di ricevere finanziamenti dall’UE.
Meccanismo di finanziamento
Meccanismo di finanziamento (o «Tipo di azione») all’interno di un programma con caratteristiche comuni. Specifica: l’ambito di ciò che viene finanziato; il tasso di rimborso; i criteri di valutazione specifici per qualificarsi per il finanziamento; l’uso di forme semplificate di costi come gli importi forfettari.
Meccanismo di finanziamento (o «Tipo di azione») all’interno di un programma con caratteristiche comuni. Specifica: l’ambito di ciò che viene finanziato; il tasso di rimborso; i criteri di valutazione specifici per qualificarsi per il finanziamento; l’uso di forme semplificate di costi come gli importi forfettari.
Coordinatore
40126 BOLOGNA
Italia
I costi totali sostenuti dall’organizzazione per partecipare al progetto, compresi i costi diretti e indiretti. Questo importo è un sottoinsieme del bilancio complessivo del progetto.