Skip to main content
Ir a la página de inicio de la Comisión Europea (se abrirá en una nueva ventana)
español español
CORDIS - Resultados de investigaciones de la UE
CORDIS

Outplaying the hardware lottery for embedded AI

CORDIS proporciona enlaces a los documentos públicos y las publicaciones de los proyectos de los programas marco HORIZONTE.

Los enlaces a los documentos y las publicaciones de los proyectos del Séptimo Programa Marco, así como los enlaces a algunos tipos de resultados específicos, como conjuntos de datos y «software», se obtienen dinámicamente de OpenAIRE .

Publicaciones

BitWave: Exploiting Column-Based Bit-Level Sparsity for Deep Learning Acceleration (se abrirá en una nueva ventana)

Autores: Man Shi, Vikram Jain, Antony Joseph, Maurice Meijer, Marian Verhelst
Publicado en: 2024 IEEE International Symposium on High-Performance Computer Architecture (HPCA), 2024
Editor: IEEE
DOI: 10.1109/HPCA57654.2024.00062

TreeGRNG: Binary Tree Gaussian Random Number Generator for Efficient Probabilistic AI Hardware (se abrirá en una nueva ventana)

Autores: Jonas Crols; Guilherme Paim; Shirui Zhao; Marian Verhelst
Publicado en: 2024 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2024
Editor: IEEE and AMC
DOI: 10.23919/DATE58400.2024.10546516

Enabling Efficient Hardware Acceleration of Hybrid Vision Transformer (ViT) Networks at the Edge (se abrirá en una nueva ventana)

Autores: Joren Dumoulin, Pouya Houshmand, Vikram Jain, Marian Verhelst
Publicado en: 2024 IEEE International Symposium on Circuits and Systems (ISCAS), 2024
Editor: IEEE
DOI: 10.1109/ISCAS58744.2024.10558587

DataMaestro: A Versatile and Efficient Data Streaming Engine Bringing Decoupled Memory Access To Dataflow Accelerators

Autores: Xiaoling Yi, Yunhao Deng, Ryan Antonio, Fanchen Kong, Guilherme Paim, Marian Verhelst
Publicado en: IEEE/ACM Design Automation Conference 2025, 2025
Editor: to be published by IEEE

Energy Cost Modelling for Optimizing Large Language Model Inference on Hardware Accelerators (se abrirá en una nueva ventana)

Autores: Robin Geens, Man Shi, Arne Symons, Chao Fang, Marian Verhelst
Publicado en: 2024 IEEE 37th International System-on-Chip Conference (SOCC), 2024
Editor: IEEE
DOI: 10.1109/SOCC62300.2024.10737844

Optimizing Layer-Fused Scheduling of Transformer Networks on Multi-accelerator Platforms (se abrirá en una nueva ventana)

Autores: Steven Colleman, Arne Symons, Victor J.B. Jung, Marian Verhelst
Publicado en: 2024 25th International Symposium on Quality Electronic Design (ISQED), 2024
Editor: IEEE
DOI: 10.1109/ISQED60706.2024.10528689

AIA: A 16nm Multicore SoC for Approximate Inference Acceleration Exploiting Non-normalized Knuth-Yao Sampling and Inter-Core Register Sharing (se abrirá en una nueva ventana)

Autores: Shirui Zhao, Nimish Shah, Wannes Meert, Marian Verhelst
Publicado en: 2024 IEEE European Solid-State Electronics Research Conference (ESSERC), 2024
Editor: IEEE
DOI: 10.1109/ESSERC62670.2024.10719485

Optimising GPGPU Execution Through Runtime Micro-Architecture Parameter Analysis (se abrirá en una nueva ventana)

Autores: Giuseppe M. Sarda, Nimish Shah, Debjyoti Bhattacharjee, Peter Debacker, Marian Verhelst
Publicado en: 2023 IEEE International Symposium on Workload Characterization (IISWC), 2023
Editor: IEEE
DOI: 10.1109/IISWC59245.2023.00017

CMDS: Cross-layer Dataflow Optimization for DNN Accelerators Exploiting Multi-bank Memories (se abrirá en una nueva ventana)

Autores: Man Shi, Steven Colleman, Charlotte VanDeMieroop, Antony Joseph, Maurice Meijer, Wim Dehaene, Marian Verhelst
Publicado en: 2023 24th International Symposium on Quality Electronic Design (ISQED), 2024, ISSN 1948-3287
Editor: IEEE
DOI: 10.1109/ISQED57927.2023.10129330

Anda: Unlocking Efficient LLM Inference with a Variable-Length Grouped Activation Data Format (se abrirá en una nueva ventana)

Autores: Chao Fang, Man Shi, Robin Geens, Arne Symons, Zhongfeng Wang, Marian Verhelst
Publicado en: 2025 IEEE International Symposium on High Performance Computer Architecture (HPCA), 2025
Editor: IEEE
DOI: 10.1109/HPCA61900.2025.00110

Analog or Digital In-Memory Computing? Benchmarking Through Quantitative Modeling (se abrirá en una nueva ventana)

Autores: Jiacong Sun, Pouya Houshmand, Marian Verhelst
Publicado en: 2023 IEEE/ACM International Conference on Computer Aided Design (ICCAD), 2024
Editor: IEEE
DOI: 10.1109/ICCAD57390.2023.10323763

ACCO: Automated Causal CNN Scheduling Optimizer for Real-Time Edge Accelerators

Autores: Jun Yin, Linyan Mei, Andre Guntoro, Marian Verhelst
Publicado en: Proceedings of IEEE 41st International Conference on Computer Design (ICCD), Edición 41, 2023
Editor: IEEE

OpenGeMM: A Highly-Efficient GeMM Accelerator Generator with Lightweight RISC-V Control and Tight Memory Coupling (se abrirá en una nueva ventana)

Autores: Xiaoling Yi, Ryan Antonio, Joren Dumoulin, Jiacong Sun, Josse Van Delm, Guilherme Pereira Paim, Marian Verhelst
Publicado en: Proceedings of the 30th Asia and South Pacific Design Automation Conference, 2025
Editor: ACM
DOI: 10.1145/3658617.3697652

AIA: A Customized Multi-Core RISC-V SoC for Discrete Sampling Workloads in 16 nm (se abrirá en una nueva ventana)

Autores: Shirui Zhao; Nimish Shah; Wannes Meert; Marian Verhelst
Publicado en: IEEE Journal of Solid-State Circuits, 2025, ISSN 1558-173X
Editor: IEEE
DOI: 10.1109/JSSC.2025.3561880

MATCH: Model-Aware TVM-Based Compilation for Heterogeneous Edge Devices (se abrirá en una nueva ventana)

Autores: Mohamed Amine Hamdi, Francesco Daghero, Giuseppe Maria Sarda, Josse Van Delm, Arne Symons, Luca Benini, Marian Verhelst, Daniele Jahier Pagliari, Alessio Burrello
Publicado en: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, 2025, ISSN 0278-0070
Editor: Institute of Electrical and Electronics Engineers (IEEE)
DOI: 10.1109/TCAD.2025.3556967

Stream: Design Space Exploration of Layer-Fused DNNs on Heterogeneous Dataflow Accelerators (se abrirá en una nueva ventana)

Autores: Arne Symons, Linyan Mei, Steven Colleman, Pouya Houshmand, Sebastian Karl, Marian Verhelst
Publicado en: IEEE Transactions on Computers, Edición 74, 2024, ISSN 0018-9340
Editor: Institute of Electrical and Electronics Engineers (IEEE)
DOI: 10.1109/TC.2024.3477938

COAC: Cross-Layer Optimization of Accelerator Configurability for Efficient CNN Processing (se abrirá en una nueva ventana)

Autores: Steven Colleman; Man Shi; Marian Verhelst
Publicado en: IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 2023, ISSN 1557-9999
Editor: IEEE
DOI: 10.48550/ARXIV.2406.13752

Buscando datos de OpenAIRE...

Se ha producido un error en la búsqueda de datos de OpenAIRE

No hay resultados disponibles

Mi folleto 0 0