Skip to main content
Ir a la página de inicio de la Comisión Europea (se abrirá en una nueva ventana)
español español
CORDIS - Resultados de investigaciones de la UE
CORDIS

Synthesis and Performance Optimization of a Switching Nano-crossbar Computer

CORDIS proporciona enlaces a los documentos públicos y las publicaciones de los proyectos de los programas marco HORIZONTE.

Los enlaces a los documentos y las publicaciones de los proyectos del Séptimo Programa Marco, así como los enlaces a algunos tipos de resultados específicos, como conjuntos de datos y «software», se obtienen dinámicamente de OpenAIRE .

Resultado final

Synthesis tool (se abrirá en una nueva ventana)

Deliverable 1.1 - Software: A software tool synthesizing arrays with optimal sizes.

Performance optimization tool (se abrirá en una nueva ventana)

Deliverable 2.1 - Software: A software tool having inputs of “defect rates”, “target Boolean functions”, and “required accuracy”, and an output of “crossbar size”.

Conference paper-2 (se abrirá en una nueva ventana)

Deliverable 4.1 - Publication: A paper submitted to a leading conference on computer-aided design (CAD) of digital circuits such as DAC, ASP-DAC, DATE, DDECS, NANOARCH, etc.

Patent and/or Journal paper-2 (se abrirá en una nueva ventana)

Deliverable 5.2 - Publication: A European patent filed and/or a paper submitted to a leading journal on CAD of digital circuits such as relevant IEEE, ACM, Elsevier journals.

Conference paper-1 (se abrirá en una nueva ventana)

Deliverable 1.2 - Publication: A paper submitted to a leading conference on computer-aided design (CAD) of digital circuits such as DAC, ASP-DAC, DATE, DDECS, NANOARCH, etc.

Journal papers (se abrirá en una nueva ventana)

Deliverable 2.2 - Publication: At least two papers submitted to a leading journal on CAD of digital circuits such as relevant IEEE, ACM, Elsevier journals.

Report and/or Article (se abrirá en una nueva ventana)

Deliverable 5.1 - Report/Article: A report/article on future directions of nano-crossbar based computing architectures is publicly released with lessons learned in this project.

Patent and/or Journal paper-1 (se abrirá en una nueva ventana)

Deliverable 4.2 - Publication: A European patent filed or a paper submitted to a leading journal on CAD of digital circuits such as relevant IEEE, ACM, Elsevier journals.

Publicaciones

Logic synthesis and testing techniques for switching nano-crossbar arrays (se abrirá en una nueva ventana)

Autores: Dan Alexandrescu, Mustafa Altun, Lorena Anghel, Anna Bernasconi, Valentina Ciriani, Luca Frontini, Mehdi Tahoori
Publicado en: Microprocessors and Microsystems, Edición 54, 2017, Página(s) 14-25, ISSN 0141-9331
Editor: Elsevier BV
DOI: 10.1016/j.micpro.2017.08.004

Enhancing logic synthesis of switching lattices by generalized Shannon decomposition methods (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini, Valentino Liberali, Gabriella Trucco, Tiziano Villa
Publicado en: Microprocessors and Microsystems, Edición 56, 2018, Página(s) 193-203, ISSN 0141-9331
Editor: Elsevier BV
DOI: 10.1016/j.micpro.2017.12.003

Permanent and Transient Fault Tolerance for Reconfigurable Nano-Crossbar Arrays (se abrirá en una nueva ventana)

Autores: Onur Tunali, Mustafa Altun
Publicado en: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, Edición 36-5, 2017, Página(s) 1-1, ISSN 0278-0070
Editor: Institute of Electrical and Electronics Engineers
DOI: 10.1109/TCAD.2016.2602804

Novel Methods for Efficient Realization of Logic Functions Using Switching Lattices (se abrirá en una nueva ventana)

Autores: Levent Aksoy, Mustafa Altun
Publicado en: IEEE Transactions on Computers, Edición 69-3, 2019, Página(s) 1-1, ISSN 0018-9340
Editor: Institute of Electrical and Electronics Engineers
DOI: 10.1109/tc.2019.2950663

Composition of switching lattices for regular and for decomposed functions (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini, Gabriella Trucco
Publicado en: Microprocessors and Microsystems, Edición 60, 2018, Página(s) 207-218, ISSN 0141-9331
Editor: Elsevier BV
DOI: 10.1016/j.micpro.2018.05.004

Optimal and heuristic algorithms to synthesize lattices of four-terminal switches (se abrirá en una nueva ventana)

Autores: M. Ceylan Morgül, Mustafa Altun
Publicado en: Integration, Edición 64, 2019, Página(s) 60-70, ISSN 0167-9260
Editor: Elsevier BV
DOI: 10.1016/j.vlsi.2018.08.002

Defect-Tolerant Logic Synthesis for Memristor Crossbars with Performance Evaluation (se abrirá en una nueva ventana)

Autores: Onur Tunali, M. Ceylan Morgul, Mustafa Altun
Publicado en: IEEE Micro, Edición 38/5, 2018, Página(s) 22-31, ISSN 0272-1732
Editor: Institute of Electrical and Electronics Engineers
DOI: 10.1109/mm.2018.053631138

A Fast Hill Climbing Algorithm for Defect and Variation Tolerant Logic Mapping of Nano-Crossbar Arrays (se abrirá en una nueva ventana)

Autores: Furkan Peker, Mustafa Altun
Publicado en: IEEE Transactions on Multi-Scale Computing Systems, Edición 4/4, 2018, Página(s) 522-532, ISSN 2332-7766
Editor: IEEE
DOI: 10.1109/tmscs.2018.2829518

A Survey of Fault-Tolerance Algorithms for Reconfigurable Nano-Crossbar Arrays (se abrirá en una nueva ventana)

Autores: Onur Tunali, Mustafa Altun
Publicado en: ACM Computing Surveys, Edición 50/6, 2018, Página(s) 1-35, ISSN 0360-0300
Editor: Association for Computing Machinary, Inc.
DOI: 10.1145/3125641

Sensing schemes for STT-MRAMs structured with high TMR in low RA MTJs (se abrirá en una nueva ventana)

Autores: Mesut Atasoyu, Mustafa Altun, Serdar Ozoguz
Publicado en: Microelectronics Journal, Edición 89, 2019, Página(s) 30-36, ISSN 0026-2692
Editor: Mackintosh Publications
DOI: 10.1016/j.mejo.2019.05.008

Computing with nano-crossbar arrays: Logic synthesis and fault tolerance (se abrirá en una nueva ventana)

Autores: Mustafa Altun, Valentina Ciriani, Mehdi Tahoori
Publicado en: Design, Automation & Test in Europe Conference & Exhibition (DATE), 2017, 2017, Página(s) 278-281, ISBN 978-3-9815370-8-6
Editor: IEEE
DOI: 10.23919/DATE.2017.7926998

Composition of Switching Lattices and Autosymmetric Boolean Function Synthesis (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini, Gabriella Trucco
Publicado en: 2017 Euromicro Conference on Digital System Design (DSD), 2017, Página(s) 137-144, ISBN 978-1-5386-2146-2
Editor: IEEE
DOI: 10.1109/DSD.2017.54

Logic Synthesis for Switching Lattices by Decomposition with P-Circuits (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini, Valentino Liberali, Gabriella Trucco, Tiziano Villa
Publicado en: 2016 Euromicro Conference on Digital System Design (DSD), 2016, Página(s) 423-430, ISBN 978-1-5090-2817-7
Editor: IEEE
DOI: 10.1109/DSD.2016.75

Synthesis and Performance Optimization of a Switching Nano-Crossbar Computer (se abrirá en una nueva ventana)

Autores: Dan Alexandrescu, Mustafa Altun, Lorena Anghel, Anna Bernasconi, Valentina Ciriani, Luca Frontini, Mehdi Tahoori
Publicado en: 2016 Euromicro Conference on Digital System Design (DSD), 2016, Página(s) 334-341, ISBN 978-1-5090-2817-7
Editor: IEEE
DOI: 10.1109/DSD.2016.45

Power-Delay-Area Performance Modeling and Analysis for Nano-Crossbar Arrays (se abrirá en una nueva ventana)

Autores: Muhammed Ceylan Morgul, Furkan Peker, Mustafa Altun
Publicado en: 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2016, Página(s) 437-442, ISBN 978-1-4673-9039-2
Editor: IEEE
DOI: 10.1109/ISVLSI.2016.100

Synthesis on switching lattices of Dimension-reducible Boolean functions (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini, Gabriella Trucco
Publicado en: 2016 IFIP/IEEE International Conference on Very Large Scale Integration (VLSI-SoC), 2016, Página(s) 1-6, ISBN 978-1-5090-3561-8
Editor: IEEE
DOI: 10.1109/VLSI-SoC.2016.7753577

Realization of Four-Terminal Switching Lattices: Technology Development and Circuit Modeling (se abrirá en una nueva ventana)

Autores: Serzat Safaltin, Oguz Gencer, M. Ceylan Morgul, Levent Aksoy, Sebahattin Gurmen, Csaba Andras Moritz, Mustafa Altun
Publicado en: 2019 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2019, Página(s) 504-509, ISBN 978-3-9819263-2-3
Editor: IEEE
DOI: 10.23919/date.2019.8715123

Integrated Synthesis Methodology for Crossbar Arrays (se abrirá en una nueva ventana)

Autores: M. Ceylan Morgul, Dan Alexandrescu, Onur Tunali, Mustafa Altun, Luca Frontini, Valentina Ciriani, E. Ioana Vatajelu, Lorena Anghel, Csaba Andras Moritz, Mircea R. Stan
Publicado en: Proceedings of the 14th IEEE/ACM International Symposium on Nanoscale Architectures - NANOARCH '18, 2018, Página(s) 91-97, ISBN 9781-450358156
Editor: ACM Press
DOI: 10.1145/3232195.3232211

Noise-induced Performance Enhancement of Variability-aware Memristor Networks (se abrirá en una nueva ventana)

Autores: Vasileios Ntinas, Iosif-Angelos Fyrigos, Georgios Ch. Sirakoulis, Antonio Rubio, Javier Martin-Martinez, Rosana Rodriguez, Montserrat Nafria
Publicado en: 2019 26th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2019, Página(s) 731-734, ISBN 978-1-7281-0996-1
Editor: IEEE
DOI: 10.1109/ICECS46596.2019.8965134

A Satisfiability-Based Approximate Algorithm for Logic Synthesis Using Switching Lattices (se abrirá en una nueva ventana)

Autores: Levent Aksoy, Mustafa Altun
Publicado en: 2019 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2019, Página(s) 1637-1642, ISBN 978-3-9819263-2-3
Editor: IEEE
DOI: 10.23919/date.2019.8714809

Analog Neural Network based on Memristor Crossbar Arrays (se abrirá en una nueva ventana)

Autores: Hacer A. Yildiz, Mustafa Altun, Ali Dogus Gungordu, Mircea R. Stan
Publicado en: 2019 11th International Conference on Electrical and Electronics Engineering (ELECO), 2019, Página(s) 358-361, ISBN 978-605-01-1275-7
Editor: IEEE
DOI: 10.23919/eleco47770.2019.8990597

Testability of Switching Lattices in the Cellular Fault Model (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini
Publicado en: 2019 22nd Euromicro Conference on Digital System Design (DSD), 2019, Página(s) 320-327, ISBN 978-1-7281-2862-7
Editor: IEEE
DOI: 10.1109/dsd.2019.00054

Fault Mitigation of Switching Lattices under the Stuck-At-Fault Model (se abrirá en una nueva ventana)

Autores: Lorena Anghel, Anna Bernasconi, Valentina Ciriani, Luca Frontini, Gabriella Trucco, Ioana Vatajelu
Publicado en: 2019 IEEE Latin American Test Symposium (LATS), 2019, Página(s) 1-6, ISBN 978-1-7281-1756-0
Editor: IEEE
DOI: 10.1109/latw.2019.8704615

Testability of Switching Lattices in the Stuck at Fault Model (se abrirá en una nueva ventana)

Autores: Anna Bernasconi, Valentina Ciriani, Luca Frontini
Publicado en: 2018 IFIP/IEEE International Conference on Very Large Scale Integration (VLSI-SoC), 2018, Página(s) 213-218, ISBN 978-1-5386-4756-1
Editor: IEEE
DOI: 10.1109/vlsi-soc.2018.8644806

Logic synthesis and defect tolerance for memristive crossbar arrays (se abrirá en una nueva ventana)

Autores: Onur Tunali, Mustafa Altun
Publicado en: 2018 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2018, Página(s) 425-430, ISBN 978-3-9819263-0-9
Editor: IEEE
DOI: 10.23919/date.2018.8342047

Yield analysis of nano-crossbar arrays for uniform and clustered defect distributions (se abrirá en una nueva ventana)

Autores: Onur Tunali, Mustafa Altun
Publicado en: 2017 24th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2017, Página(s) 534-537, ISBN 978-1-5386-1911-7
Editor: IEEE
DOI: 10.1109/icecs.2017.8292053

Spin-torque memristor based offset cancellation technique for sense amplifiers (se abrirá en una nueva ventana)

Autores: Mesut Atasoyu, Mustafa Altun, Serdar Ozoguz, Kaushik Roy
Publicado en: 2017 14th International Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design (SMACD), 2017, Página(s) 1-4, ISBN 978-1-5090-5052-9
Editor: IEEE
DOI: 10.1109/smacd.2017.7981595

Computing with Emerging Nanotechnologies (se abrirá en una nueva ventana)

Autores: M. Altun
Publicado en: Low-Dimensional and Nanostructured Materials and Devices, 2016, Página(s) 635-660, ISBN 978-3-319-25340-4
Editor: Springer International Publishing
DOI: 10.1007/978-3-319-25340-4_26

Buscando datos de OpenAIRE...

Se ha producido un error en la búsqueda de datos de OpenAIRE

No hay resultados disponibles

Mi folleto 0 0