Skip to main content
Vai all'homepage della Commissione europea (si apre in una nuova finestra)
italiano italiano
CORDIS - Risultati della ricerca dell’UE
CORDIS

Cross-layer resilience for rack-scale disaggregated memory

CORDIS fornisce collegamenti ai risultati finali pubblici e alle pubblicazioni dei progetti ORIZZONTE.

I link ai risultati e alle pubblicazioni dei progetti del 7° PQ, così come i link ad alcuni tipi di risultati specifici come dataset e software, sono recuperati dinamicamente da .OpenAIRE .

Pubblicazioni

Analyzing a Two-Tier Disaggregated Memory Protection Scheme Based on Memory Replication (si apre in una nuova finestra)

Autori: Haris Volos, Yiannakis Sazeides
Pubblicato in: Technical Report, 2025
Editore: arXiv
DOI: 10.48550/arxiv.2502.17138

The Case for Replication-Aware Memory-Error Protection in Disaggregated Memory (si apre in una nuova finestra)

Autori: Haris Volos
Pubblicato in: IEEE Computer Architecture Letters, Numero 20, 2022, Pagina/e 130-133, ISSN 1556-6056
Editore: Institute of Electrical and Electronics Engineers
DOI: 10.1109/lca.2021.3110439

Agile C-states: A Core C-state Architecture for Latency Critical Applications Optimizing both Transition and Cold-Start Latency (si apre in una nuova finestra)

Autori: Georgia Antoniou, Davide Bartolini, Haris Volos, Marios Kleanthous, Zhe Wang, Kleovoulos Kalaitzidis, Tom Rollet, Ziwei Li, Onur Mutlu, Yiannakis Sazeides, Jawad Haj Yahya
Pubblicato in: ACM Transactions on Architecture and Code Optimization, Numero 21, 2024, Pagina/e 1-26, ISSN 1544-3566
Editore: Association for Computing Machinary, Inc.
DOI: 10.1145/3674734

Unified Holistic Memory Management Supporting Multiple Big Data Processing Frameworks over Hybrid Memories (si apre in una nuova finestra)

Autori: Lei Chen, Jiacheng Zhao, Chenxi Wang, Ting Cao, John Zigman, Haris Volos, Onur Mutlu, Fang Lv, Xiaobing Feng, Guoqing Harry Xu, Huimin Cui
Pubblicato in: ACM Transactions on Computer Systems, Numero 39, 2023, Pagina/e 1-38, ISSN 0734-2071
Editore: Association for Computing Machinary, Inc.
DOI: 10.1145/3511211

AgileWatts: An Energy-Efficient CPU Core Idle-State Architecture for Latency-Sensitive Server Applications (si apre in una nuova finestra)

Autori: Jawad Haj Yahya, Haris Volos, Davide B. Bartolini, Georgia Antoniou, Jeremie S. Kim, Zhe Wang, Kleovoulos Kalaitzidis, Tom Rollet, Zhirui Chen, Ye Geng, Onur Mutlu, Yiannakis Sazeides
Pubblicato in: 2022 55th IEEE/ACM International Symposium on Microarchitecture (MICRO), 2024, Pagina/e 835-850
Editore: IEEE
DOI: 10.1109/micro56248.2022.00063

Taming Performance Variability caused by Client-Side Hardware Configuration (si apre in una nuova finestra)

Autori: Georgia Antoniou, Haris Volos, Yiannakis Sazeides
Pubblicato in: IEEE International Symposium on Workload Characterization (IISWC), 2024
Editore: IEEE
DOI: 10.1109/iiswc63097.2024.00018

AgilePkgC: An Agile System Idle State Architecture for Energy Proportional Datacenter Servers (si apre in una nuova finestra)

Autori: Georgia Antoniou, Haris Volos, Davide B. Bartolini, Tom Rollet, Yiannakis Sazeides, Jawad Haj Yahya
Pubblicato in: 2022 55th IEEE/ACM International Symposium on Microarchitecture (MICRO), 2022, Pagina/e 851-867
Editore: IEEE
DOI: 10.1109/micro56248.2022.00065

È in corso la ricerca di dati su OpenAIRE...

Si è verificato un errore durante la ricerca dei dati su OpenAIRE

Nessun risultato disponibile

Il mio fascicolo 0 0