Skip to main content
Ir a la página de inicio de la Comisión Europea (se abrirá en una nueva ventana)
español español
CORDIS - Resultados de investigaciones de la UE
CORDIS

Real Processing in Phase Change Memory

CORDIS proporciona enlaces a los documentos públicos y las publicaciones de los proyectos de los programas marco HORIZONTE.

Los enlaces a los documentos y las publicaciones de los proyectos del Séptimo Programa Marco, así como los enlaces a algunos tipos de resultados específicos, como conjuntos de datos y «software», se obtienen dinámicamente de OpenAIRE .

Resultado final

Publicaciones

AritPIM: High-Throughput In-Memory Arithmetic (se abrirá en una nueva ventana)

Autores: Orian Leitersdorf; Dean Leitersdorf; Jonathan Gal; Mor Dahan; Ronny Ronen; Shahar Kvatinsky
Publicado en: IEEE Transactions on Emerging Topics in Computing (TETC), 2023, ISSN 2168-6750
Editor: IEEE Computer Society
DOI: 10.1109/TETC.2023.3268137

FourierPIM: High-throughput in-memory Fast Fourier Transform and polynomial multiplication (se abrirá en una nueva ventana)

Autores: Orian Leitersdorf, Yahav Boneh, Gonen Gazit, Ronny Ronen, Shahar Kvatinsky
Publicado en: Memories - Materials, Devices, Circuits and Systems, 2023, ISSN 2773-0646
Editor: Elsevier
DOI: 10.48550/arXiv.2304.02336

Stateful Logic Using Phase Change Memory (se abrirá en una nueva ventana)

Autores: Hoffer, Barak; Wainstein, Nicolas; Neumann, Christopher M.; Pop, Eric; Yalon, Eilam; Kvatinsky, Shahar; Hoffer, Barak
Publicado en: IEEE Journal on Exploratory Solid-State Computational Devices and Circuits, 2022, ISSN 2329-9231
Editor: IEEE
DOI: 10.48550/arXiv.2212.14377

Experimental Demonstration of Non-Stateful In-Memory Logic with 1T1R OxRAM Valence Change Mechanism Memristors (se abrirá en una nueva ventana)

Autores: Henriette Padberg, Amir Regev, Giuseppe Piccolboni, Alessandro Bricalli, Gabriel Molas, Jean Francois Nodin, Shahar Kvatinsky
Publicado en: IEEE Transactions on Circuits and Systems II: Express Briefs, 2023, ISSN 1558-3791
Editor: Institute of Electrical and Electronics Engineers
DOI: 10.48550/arXiv.2310.16843

On Consistency for Bulk-Bitwise Processing-in-Memory (se abrirá en una nueva ventana)

Autores: B. Perach, R. Ronen, and S. Kvatinsky
Publicado en: 2023 IEEE International Symposium on High-Performance Computer Architecture (HPCA), 2023, ISSN 2378-203X
Editor: IEEE
DOI: 10.48550/arXiv.2211.07542

Enabling Relational Database Analytical Processing in Bulk-Bitwise Processing-In-Memory (se abrirá en una nueva ventana)

Autores: Perach, Ben; Ronen, Ronny; Kvatinsky, Shahar
Publicado en: IEEE International System-on-Chip Conference (SOCC), 2023, ISSN 2164-1706
Editor: IEEE
DOI: 10.48550/arXiv.2302.01675

Performing Stateful Logic Using Spin-Orbit Torque (SOT) MRAM (se abrirá en una nueva ventana)

Autores: Barak Hoffer, Shahar Kvatinsky
Publicado en: IEEE International Conference on Nanotechnology (NANO), 2022
Editor: IEEE
DOI: 10.48550/arXiv.2208.00741

Accelerating Relational Database Analytical Processing with Bulk-Bitwise Processing-in-Memory (se abrirá en una nueva ventana)

Autores: Ben Perach, Ronny Ronen, Shahar Kvatinsky
Publicado en: IEEE interregional NEWCAS Conference, 2023, ISBN 979-8-3503-0024-6
Editor: IEEE
DOI: 10.48550/arXiv.2307.00658

Buscando datos de OpenAIRE...

Se ha producido un error en la búsqueda de datos de OpenAIRE

No hay resultados disponibles

Mi folleto 0 0