Skip to main content
Aller à la page d’accueil de la Commission européenne (s’ouvre dans une nouvelle fenêtre)
français français
CORDIS - Résultats de la recherche de l’UE
CORDIS

Real Processing in Phase Change Memory

CORDIS fournit des liens vers les livrables publics et les publications des projets HORIZON.

Les liens vers les livrables et les publications des projets du 7e PC, ainsi que les liens vers certains types de résultats spécifiques tels que les jeux de données et les logiciels, sont récupérés dynamiquement sur OpenAIRE .

Livrables

Publications

AritPIM: High-Throughput In-Memory Arithmetic (s’ouvre dans une nouvelle fenêtre)

Auteurs: Orian Leitersdorf; Dean Leitersdorf; Jonathan Gal; Mor Dahan; Ronny Ronen; Shahar Kvatinsky
Publié dans: IEEE Transactions on Emerging Topics in Computing (TETC), 2023, ISSN 2168-6750
Éditeur: IEEE Computer Society
DOI: 10.1109/TETC.2023.3268137

FourierPIM: High-throughput in-memory Fast Fourier Transform and polynomial multiplication (s’ouvre dans une nouvelle fenêtre)

Auteurs: Orian Leitersdorf, Yahav Boneh, Gonen Gazit, Ronny Ronen, Shahar Kvatinsky
Publié dans: Memories - Materials, Devices, Circuits and Systems, 2023, ISSN 2773-0646
Éditeur: Elsevier
DOI: 10.48550/arXiv.2304.02336

Stateful Logic Using Phase Change Memory (s’ouvre dans une nouvelle fenêtre)

Auteurs: Hoffer, Barak; Wainstein, Nicolas; Neumann, Christopher M.; Pop, Eric; Yalon, Eilam; Kvatinsky, Shahar; Hoffer, Barak
Publié dans: IEEE Journal on Exploratory Solid-State Computational Devices and Circuits, 2022, ISSN 2329-9231
Éditeur: IEEE
DOI: 10.48550/arXiv.2212.14377

Experimental Demonstration of Non-Stateful In-Memory Logic with 1T1R OxRAM Valence Change Mechanism Memristors (s’ouvre dans une nouvelle fenêtre)

Auteurs: Henriette Padberg, Amir Regev, Giuseppe Piccolboni, Alessandro Bricalli, Gabriel Molas, Jean Francois Nodin, Shahar Kvatinsky
Publié dans: IEEE Transactions on Circuits and Systems II: Express Briefs, 2023, ISSN 1558-3791
Éditeur: Institute of Electrical and Electronics Engineers
DOI: 10.48550/arXiv.2310.16843

On Consistency for Bulk-Bitwise Processing-in-Memory (s’ouvre dans une nouvelle fenêtre)

Auteurs: B. Perach, R. Ronen, and S. Kvatinsky
Publié dans: 2023 IEEE International Symposium on High-Performance Computer Architecture (HPCA), 2023, ISSN 2378-203X
Éditeur: IEEE
DOI: 10.48550/arXiv.2211.07542

Enabling Relational Database Analytical Processing in Bulk-Bitwise Processing-In-Memory (s’ouvre dans une nouvelle fenêtre)

Auteurs: Perach, Ben; Ronen, Ronny; Kvatinsky, Shahar
Publié dans: IEEE International System-on-Chip Conference (SOCC), 2023, ISSN 2164-1706
Éditeur: IEEE
DOI: 10.48550/arXiv.2302.01675

Performing Stateful Logic Using Spin-Orbit Torque (SOT) MRAM (s’ouvre dans une nouvelle fenêtre)

Auteurs: Barak Hoffer, Shahar Kvatinsky
Publié dans: IEEE International Conference on Nanotechnology (NANO), 2022
Éditeur: IEEE
DOI: 10.48550/arXiv.2208.00741

Accelerating Relational Database Analytical Processing with Bulk-Bitwise Processing-in-Memory (s’ouvre dans une nouvelle fenêtre)

Auteurs: Ben Perach, Ronny Ronen, Shahar Kvatinsky
Publié dans: IEEE interregional NEWCAS Conference, 2023, ISBN 979-8-3503-0024-6
Éditeur: IEEE
DOI: 10.48550/arXiv.2307.00658

Recherche de données OpenAIRE...

Une erreur s’est produite lors de la recherche de données OpenAIRE

Aucun résultat disponible

Mon livret 0 0