Skip to main content
Vai all'homepage della Commissione europea (si apre in una nuova finestra)
italiano italiano
CORDIS - Risultati della ricerca dell’UE
CORDIS

Real Processing in Phase Change Memory

CORDIS fornisce collegamenti ai risultati finali pubblici e alle pubblicazioni dei progetti ORIZZONTE.

I link ai risultati e alle pubblicazioni dei progetti del 7° PQ, così come i link ad alcuni tipi di risultati specifici come dataset e software, sono recuperati dinamicamente da .OpenAIRE .

Risultati finali

Pubblicazioni

AritPIM: High-Throughput In-Memory Arithmetic (si apre in una nuova finestra)

Autori: Orian Leitersdorf; Dean Leitersdorf; Jonathan Gal; Mor Dahan; Ronny Ronen; Shahar Kvatinsky
Pubblicato in: IEEE Transactions on Emerging Topics in Computing (TETC), 2023, ISSN 2168-6750
Editore: IEEE Computer Society
DOI: 10.1109/TETC.2023.3268137

FourierPIM: High-throughput in-memory Fast Fourier Transform and polynomial multiplication (si apre in una nuova finestra)

Autori: Orian Leitersdorf, Yahav Boneh, Gonen Gazit, Ronny Ronen, Shahar Kvatinsky
Pubblicato in: Memories - Materials, Devices, Circuits and Systems, 2023, ISSN 2773-0646
Editore: Elsevier
DOI: 10.48550/arXiv.2304.02336

Stateful Logic Using Phase Change Memory (si apre in una nuova finestra)

Autori: Hoffer, Barak; Wainstein, Nicolas; Neumann, Christopher M.; Pop, Eric; Yalon, Eilam; Kvatinsky, Shahar; Hoffer, Barak
Pubblicato in: IEEE Journal on Exploratory Solid-State Computational Devices and Circuits, 2022, ISSN 2329-9231
Editore: IEEE
DOI: 10.48550/arXiv.2212.14377

Experimental Demonstration of Non-Stateful In-Memory Logic with 1T1R OxRAM Valence Change Mechanism Memristors (si apre in una nuova finestra)

Autori: Henriette Padberg, Amir Regev, Giuseppe Piccolboni, Alessandro Bricalli, Gabriel Molas, Jean Francois Nodin, Shahar Kvatinsky
Pubblicato in: IEEE Transactions on Circuits and Systems II: Express Briefs, 2023, ISSN 1558-3791
Editore: Institute of Electrical and Electronics Engineers
DOI: 10.48550/arXiv.2310.16843

On Consistency for Bulk-Bitwise Processing-in-Memory (si apre in una nuova finestra)

Autori: B. Perach, R. Ronen, and S. Kvatinsky
Pubblicato in: 2023 IEEE International Symposium on High-Performance Computer Architecture (HPCA), 2023, ISSN 2378-203X
Editore: IEEE
DOI: 10.48550/arXiv.2211.07542

Enabling Relational Database Analytical Processing in Bulk-Bitwise Processing-In-Memory (si apre in una nuova finestra)

Autori: Perach, Ben; Ronen, Ronny; Kvatinsky, Shahar
Pubblicato in: IEEE International System-on-Chip Conference (SOCC), 2023, ISSN 2164-1706
Editore: IEEE
DOI: 10.48550/arXiv.2302.01675

Performing Stateful Logic Using Spin-Orbit Torque (SOT) MRAM (si apre in una nuova finestra)

Autori: Barak Hoffer, Shahar Kvatinsky
Pubblicato in: IEEE International Conference on Nanotechnology (NANO), 2022
Editore: IEEE
DOI: 10.48550/arXiv.2208.00741

Accelerating Relational Database Analytical Processing with Bulk-Bitwise Processing-in-Memory (si apre in una nuova finestra)

Autori: Ben Perach, Ronny Ronen, Shahar Kvatinsky
Pubblicato in: IEEE interregional NEWCAS Conference, 2023, ISBN 979-8-3503-0024-6
Editore: IEEE
DOI: 10.48550/arXiv.2307.00658

È in corso la ricerca di dati su OpenAIRE...

Si è verificato un errore durante la ricerca dei dati su OpenAIRE

Nessun risultato disponibile

Il mio fascicolo 0 0