Skip to main content
Weiter zur Homepage der Europäischen Kommission (öffnet in neuem Fenster)
Deutsch Deutsch
CORDIS - Forschungsergebnisse der EU
CORDIS

Energy-efficient Heterogeneous COmputing at exaSCALE

CORDIS bietet Links zu öffentlichen Ergebnissen und Veröffentlichungen von HORIZONT-Projekten.

Links zu Ergebnissen und Veröffentlichungen von RP7-Projekten sowie Links zu einigen Typen spezifischer Ergebnisse wie Datensätzen und Software werden dynamisch von OpenAIRE abgerufen.

Leistungen

Specifications of Systems Software and Programming Model (öffnet in neuem Fenster)

This deliverable will specify in detail the systems software that will unify different existing programming models as well as the programming environment that will take full advantage of the novel features of the ECOSCALE system.

Guidelines for efficiently programming ECOSCALE (öffnet in neuem Fenster)

Based on the porting of the beneficiaries' applications, this deliverable will provide guidelines for programming efficiently on the ECOSCALE platform.

Application analysis and system requirements (öffnet in neuem Fenster)

This deliverable will include the results from the analysis of the beneficiaries applications in terms of performance communication and power requirements Moreover based on this analysis this deliverable will report the essential system attributes and requirements that the ECOSCALEframework should provide

Specifications of Reconfigurable systems and Tools (öffnet in neuem Fenster)

This deliverable will specify in detail the specifications of the reconfigurable hardware system, of the software for implementing the reconfiguration features, as well as of the high-level hardware synthesis tool.

Evaluation of ECOSCALE platform (öffnet in neuem Fenster)

This deliverable will provide the report that describes the evaluation of the ECOSCALE platform using the applications of the beneficiaries.

Specs of Architecture and Prototype (öffnet in neuem Fenster)

This deliverable will identify the system components of the ECOSCALE architecture, their roles in the system and their interfaces. Moreover, it will provide the specifications of the ECOSCALE prototype.

Report on Co-design aspects (öffnet in neuem Fenster)

This deliverable will report the results from the monitoring, tuning and refinement of the co-design approach between the technical work packages and the applications development.

System integration and validation (öffnet in neuem Fenster)

This deliverable includes a report that describes the system-level integration and validation of the software and hardware components of the ECOSCALE platform.

Initial version, integrated tool flow (öffnet in neuem Fenster)

This deliverable will provide an integrated tool flow that will support the deployment of the hardware implementation of the kernels onto the platform developed in WP4. A report will also be provided as part of the deliverable.

Development UNIMEM + UNILOGIC architecture (öffnet in neuem Fenster)

This deliverbale will provide the reconfigurable design and implementation of the UNIMEM and UNILOGIC architecture. A report will also be provided as part of the deliverable.

Platform simulator (öffnet in neuem Fenster)

This deliverable will provide a scalable, abstract, yet precise enough simulation model that will be used to optimize various aspects and parameters of the architecture. A report will also be provided as part of the deliverable.

Website (öffnet in neuem Fenster)

This deliverable includes the preparation and maintenance of the website.

Veröffentlichungen

Acceleration by Inline Cache for Memory-Intensive Algorithms on FPGA via High-Level Synthesis (öffnet in neuem Fenster)

Autoren: Liang Ma, Luciano Lavagno, Mihai Teodor Lazarescu, Arslan Arif
Veröffentlicht in: IEEE Access, Ausgabe 5, 2017, Seite(n) 18953-18974, ISSN 2169-3536
Herausgeber: Institute of Electrical and Electronics Engineers Inc.
DOI: 10.1109/ACCESS.2017.2750923

Efficient FPGA Implementation of OpenCL High-Performance Computing Applications via High-Level Synthesis (öffnet in neuem Fenster)

Autoren: Fahad Bin Muslim, Liang Ma, Mehdi Roozmeh, Luciano Lavagno
Veröffentlicht in: IEEE Access, Ausgabe 5, 2017, Seite(n) 2747-2762, ISSN 2169-3536
Herausgeber: Institute of Electrical and Electronics Engineers Inc.
DOI: 10.1109/ACCESS.2017.2671881

Performance and energy-efficient implementation of a smart city application on FPGAs (öffnet in neuem Fenster)

Autoren: Arslan Arif, Felipe A. Barrigon, Francesco Gregoretti, Javed Iqbal, Luciano Lavagno, Mihai Teodor Lazarescu, Liang Ma, Manuel Palomino, Javier L. L. Segura
Veröffentlicht in: Journal of Real-Time Image Processing, 2018, ISSN 1861-8200
Herausgeber: Springer Verlag
DOI: 10.1007/s11554-018-0792-x

DDRNoC (öffnet in neuem Fenster)

Autoren: Ahsen Ejaz, Vassilios Papaefstathiou, Ioannis Sourdis
Veröffentlicht in: ACM Transactions on Architecture and Code Optimization, Ausgabe 15/2, 2018, Seite(n) 1-24, ISSN 1544-3566
Herausgeber: Association for Computing Machinary, Inc.
DOI: 10.1145/3200201

Decoupled Fused Cache (öffnet in neuem Fenster)

Autoren: Evangelos Vasilakis, Vassilis Papaefstathiou, Pedro Trancoso, Ioannis Sourdis
Veröffentlicht in: ACM Transactions on Architecture and Code Optimization, Ausgabe 15/4, 2019, Seite(n) 1-23, ISSN 1544-3566
Herausgeber: Association for Computing Machinary, Inc.
DOI: 10.1145/3293447

A Scalable Runtime for the ECOSCALE Heterogeneous Exascale Hardware Platform (öffnet in neuem Fenster)

Autoren: Paul Harvey, Konstantin Bakanov, Ivor Spence, Dimitrios S. Nikolopoulos
Veröffentlicht in: Proceedings of the 6th International Workshop on Runtime and Operating Systems for Supercomputers - ROSS '16, 2016, Seite(n) 1-8, ISBN 9781-450343879
Herausgeber: ACM Press
DOI: 10.1145/2931088.2931090

ECOSCALE: Reconfigurable Computing and Runtime System for Future Exascale Systems (öffnet in neuem Fenster)

Autoren: Mavroidis, Iakovos; Papaefstathiou, Ioannis; Lavagno, Luciano; Nikolopoulos, Dimitrios; Koch, Dirk; Goodacre, John; Sourdis, Ioannis; Papaefstathiou, Vassilis; Coppola, Marcello; Palomino, Manuel
Veröffentlicht in: Design, Automation & Test in Europe (DATE) 2016, 2016
Herausgeber: IEEE
DOI: 10.5281/zenodo.34893

Energy-efficient FPGA Implementation of the k-Nearest Neighbors Algorithm Using OpenCL (öffnet in neuem Fenster)

Autoren: Fahad Muslim, Alexandros Demian, Liang Ma, Luciano Lavagno, Affaq Qamar
Veröffentlicht in: Position Papers of the 2016 Federated Conference on Computer Science and Information Systems, 2016, Seite(n) 141-145, ISBN 978-83-60810-93-4
Herausgeber: IEEE
DOI: 10.15439/2016F327

Implementation of a performance optimized database join operation on FPGA-GPU platforms using OpenCL (öffnet in neuem Fenster)

Autoren: Mehdi Roozmeh, Luciano Lavagno
Veröffentlicht in: 2017 IEEE Nordic Circuits and Systems Conference (NORCAS): NORCHIP and International Symposium of System-on-Chip (SoC), 2017, Seite(n) 1-6, ISBN 978-1-5386-2844-7
Herausgeber: IEEE
DOI: 10.1109/NORCHIP.2017.8124981

High Performance and Low Power Monte Carlo Methods to Option Pricing Models via High Level Design and Synthesis (öffnet in neuem Fenster)

Autoren: Liang Ma, Fahad Bin Muslim, Luciano Lavagno
Veröffentlicht in: 2016 European Modelling Symposium (EMS), 2016, Seite(n) 157-162, ISBN 978-1-5090-4971-4
Herausgeber: IEEE
DOI: 10.1109/EMS.2016.036

Exact and Heuristic Allocation of Multi-kernel Applications to Multi-FPGA Platforms (öffnet in neuem Fenster)

Autoren: Junnan Shan, Mario R. Casu, Jordi Cortadella, Luciano Lavagno, Mihai T. Lazarescu
Veröffentlicht in: Proceedings of the 56th Annual Design Automation Conference 2019 on - DAC '19, 2019, Seite(n) 1-6, ISBN 9781-450367257
Herausgeber: ACM Press
DOI: 10.1145/3316781.3317821

FusionCache: Using LLC tags for DRAM cache (öffnet in neuem Fenster)

Autoren: Evangelos Vasilakis, Vassilis Papaefstathiou, Pedro Trancoso, Ioannis Sourdis
Veröffentlicht in: 2018 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2018, Seite(n) 593-596, ISBN 978-3-9819263-0-9
Herausgeber: IEEE
DOI: 10.23919/date.2018.8342077

A Survey on FPGA Virtualization

Autoren: Anuj Vaishnav, Khoa Dang Pham and Dirk Koch
Veröffentlicht in: 28th International Conference on Field Programmable Logic and Application (FPL), 2018
Herausgeber: FPL

Resource Elastic Virtualization for FPGAs Using OpenCL (öffnet in neuem Fenster)

Autoren: Anuj Vaishnav, Khoa Dang Pham, Dirk Koch, James Garside
Veröffentlicht in: 2018 28th International Conference on Field Programmable Logic and Applications (FPL), 2018, Seite(n) 111-1117, ISBN 978-1-5386-8517-4
Herausgeber: IEEE
DOI: 10.1109/fpl.2018.00028

ZUCL: A ZYNQ UltraScale+ Framework for OpenCL HLS Applications

Autoren: Khoa Pham, Anuj Vaishnav, Malte Vesper, Dirk Koch
Veröffentlicht in: FSP Workshop 2018; Fifth International Workshop on FPGAs for Software Programmers, Ausgabe 31-31 Aug. 2018, 2018, ISBN 978-3-8007-4723-8
Herausgeber: VDE

Live Migration for OpenCL FPGA Accelerators (öffnet in neuem Fenster)

Autoren: Anuj Vaishnav, Khoa Pham, Dirk Koch
Veröffentlicht in: 2018 International Conference on Field-Programmable Technology (FPT), 2018, Seite(n) 38-45, ISBN 978-1-7281-0214-6
Herausgeber: IEEE
DOI: 10.1109/fpt.2018.00017

IPRDF: An Isolated Partial Reconfiguration Design Flow for Xilinx FPGAs (öffnet in neuem Fenster)

Autoren: Khoa Pham, Edson Horta, Dirk Koch, Anuj Vaishnav, Thomas Kuhn
Veröffentlicht in: 2018 IEEE 12th International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC), 2018, Seite(n) 36-43, ISBN 978-1-5386-6689-0
Herausgeber: IEEE
DOI: 10.1109/mcsoc2018.2018.00018

FreewayNoC: A DDR NoC with Pipeline Bypassing (öffnet in neuem Fenster)

Autoren: Ahsen Ejaz, Vassilios Papaefstathiou, Ioannis Sourdis
Veröffentlicht in: 2018 Twelfth IEEE/ACM International Symposium on Networks-on-Chip (NOCS), 2018, Seite(n) 1-8, ISBN 978-1-5386-4893-3
Herausgeber: IEEE
DOI: 10.1109/nocs.2018.8512160

EFCAD — An Embedded FPGA CAD Tool Flow for Enabling On-chip Self-Compilation (öffnet in neuem Fenster)

Autoren: Khoa Dang Pham, Malte Vesper, Dirk Koch, Eddie Hung
Veröffentlicht in: 2019 IEEE 27th Annual International Symposium on Field-Programmable Custom Computing Machines (FCCM), 2019, Seite(n) 5-8, ISBN 978-1-7281-1131-5
Herausgeber: IEEE
DOI: 10.1109/fccm.2019.00011

Heterogeneous Resource-Elastic Scheduling for CPU+FPGA Architectures (öffnet in neuem Fenster)

Autoren: Anuj Vaishnav, Khoa Dang Pham, Dirk Koch
Veröffentlicht in: Proceedings of the 10th International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies - HEART 2019, 2019, Seite(n) 1-6, ISBN 9781-450372558
Herausgeber: ACM Press
DOI: 10.1145/3337801.3337819

Scalable Filtering Modules for Database Acceleration on FPGAs (öffnet in neuem Fenster)

Autoren: Kristiyan Manev, Anuj Vaishnav, Charalampos Kritikakis, Dirk Koch
Veröffentlicht in: Proceedings of the 10th International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies - HEART 2019, 2019, Seite(n) 1-6, ISBN 9781-450372558
Herausgeber: ACM Press
DOI: 10.1145/3337801.3337810

LLC-Guided Data Migration in Hybrid Memory Systems (öffnet in neuem Fenster)

Autoren: Evangelos Vasilakis, Vassilis Papaefstathiou, Pedro Trancoso, Ioannis Sourdis
Veröffentlicht in: 2019 IEEE International Parallel and Distributed Processing Symposium (IPDPS), 2019, Seite(n) 932-942, ISBN 978-1-7281-1246-6
Herausgeber: IEEE
DOI: 10.1109/ipdps.2019.00101

End-to-end Dynamic Stream Processing on Maxeler HLS Platforms (öffnet in neuem Fenster)

Autoren: Charalampos Kritikakis, Dirk Koch
Veröffentlicht in: 2019 IEEE 30th International Conference on Application-specific Systems, Architectures and Processors (ASAP), 2019, Seite(n) 59-66, ISBN 978-1-7281-1601-3
Herausgeber: IEEE
DOI: 10.1109/asap.2019.00-29

BITMAN: A tool and API for FPGA bitstream manipulations (öffnet in neuem Fenster)

Autoren: Khoa Dang Pham, Edson Horta, Dirk Koch
Veröffentlicht in: Design, Automation & Test in Europe Conference & Exhibition (DATE), 2017, 2017, Seite(n) 894-897, ISBN 978-3-9815370-8-6
Herausgeber: IEEE
DOI: 10.23919/date.2017.7927114

Accelerating Linux Bash Commands on FPGAs Using Partial Reconfiguration

Autoren: Edson Horta, Xinzi Shen, Khoa Pham, Dirk Koch
Veröffentlicht in: FPGAs for Software Programmers (FSP), 2017, 2017, ISBN 978-3-8007-4443-5
Herausgeber: IEEE

DDRNoC: Dual Data-Rate Network-on-Chip

Autoren: Ejaz, Ahsen
Veröffentlicht in: 2018
Herausgeber: Chalmers

Runtime Management of Multiprocessor Systems for Fault Tolerance, Energy Efficiency and Load Balancing

Autoren: Tzilis, Stavros
Veröffentlicht in: 2019
Herausgeber: Chalmers

HLS Algorithmic Explorations for HPC Execution on Reconfigurable Hardware - ECOSCALE (öffnet in neuem Fenster)

Autoren: Pavlos Malakonakis, Konstantinos Georgopoulos, Aggelos Ioannou, Luciano Lavagno, Ioannis Papaefstathiou, Iakovos Mavroidis
Veröffentlicht in: Applied Reconfigurable Computing. Architectures, Tools, and Applications - 14th International Symposium, ARC 2018, Santorini, Greece, May 2-4, 2018, Proceedings, Ausgabe 10824, 2018, Seite(n) 724-736, ISBN 978-3-319-78889-0
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-319-78890-6_58

HLS Enabled Partially Reconfigurable Module Implementation (öffnet in neuem Fenster)

Autoren: Nicolae Bogdan Grigore, Charalampos Kritikakis, Dirk Koch
Veröffentlicht in: Architecture of Computing Systems – ARCS 2018, Ausgabe 10793, 2018, Seite(n) 269-282, ISBN 978-3-319-77609-5
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-319-77610-1_20

Energy-Efficient Heterogeneous Computing at exaSCALE—ECOSCALE (öffnet in neuem Fenster)

Autoren: Konstantinos Georgopoulos, Iakovos Mavroidis, Luciano Lavagno, Ioannis Papaefstathiou, Konstantin Bakanov
Veröffentlicht in: Hardware Accelerators in Data Centers, 2019, Seite(n) 199-213, ISBN 978-3-319-92791-6
Herausgeber: Springer International Publishing
DOI: 10.1007/978-3-319-92792-3_11

A Novel Framework for Utilising Multi-FPGAs in HPC Systems (öffnet in neuem Fenster)

Autoren: K. Georgopoulos, K. Bakanov, I. Mavroidis, I. Papaefstathiou, A. Ioannou, P. Malakonakis, K. Pham, D. Koch, L. Lavagno
Veröffentlicht in: Heterogeneous Computing Architectures - Challenges and Vision, 2019, Seite(n) 153-189, ISBN 9780-429399602
Herausgeber: CRC Press
DOI: 10.1201/9780429399602-7

EU Projects Unite on Heterogeneous ARM-based Exascale Prototype

Autoren: Tiffany Trader
Veröffentlicht in: HPCWire, Ausgabe February 24, 2016, 2016
Herausgeber: HPCWire

Suche nach OpenAIRE-Daten ...

Bei der Suche nach OpenAIRE-Daten ist ein Fehler aufgetreten

Es liegen keine Ergebnisse vor

Mein Booklet 0 0