Skip to main content
Aller à la page d’accueil de la Commission européenne (s’ouvre dans une nouvelle fenêtre)
français français
CORDIS - Résultats de la recherche de l’UE
CORDIS

Validation of European high capacity rad-hard FPGA and software tools

CORDIS fournit des liens vers les livrables publics et les publications des projets HORIZON.

Les liens vers les livrables et les publications des projets du 7e PC, ainsi que les liens vers certains types de résultats spécifiques tels que les jeux de données et les logiciels, sont récupérés dynamiquement sur OpenAIRE .

Livrables

Periodic progress report 1 (s’ouvre dans une nouvelle fenêtre)
Report on fault injection (s’ouvre dans une nouvelle fenêtre)

Report on fault injection Static analysis evaluation of SEE and MCU sensitiveness Check the robustness of the FPGA by implementing a critical design, adding the new SEE monitoring function and checking them by injecting errors at HW level Analysis and recommendation of the FPGA behavior concerning in-flight usage Analyze fault injection experiments contrasted with radiation effects experiments over the same circuits

AGGA4 Portability Performance Report (s’ouvre dans une nouvelle fenêtre)

GNSS receiver IP portability assessment: Revision and optimization of VHDL code to match the target FPGAs and use their specific HW resources VHDL simulations to assess the integrity of the design after VHDL rework Synthesis, Place and Route the design for the target FPGAs Timing, integration and electrical performances measurement on Evaluation Board for critical functions Performance analysis, speed, area, consumption, comparison with other FPGA technologies Generate the relevant reports

Commercialization exploitation report (s’ouvre dans une nouvelle fenêtre)
Data package DELTA ESCC Evaluation (s’ouvre dans une nouvelle fenêtre)

Results on ESSC delta to QML-V qualification flow

IFFT Radix 2 and Radix 4 and Digital Down Converter (DDC) portability study (s’ouvre dans une nouvelle fenêtre)

IFFT Radix 2 and Radix 4 and Digital Down Converter (DDC) portability study Revision and optimization of VHDL code to match the target FPGAs and use their specific HW resources VHDL simulations to assess the integrity of the design after VHDL rework Synthesis, Place and Route the design for the target FPGAs Timing, integration and electrical performances measurement on Evaluation Board for critical functions Performance analysis, speed, area, consumption, comparison with other FPGA technologies Generate the relevant reports

Benchmark analysis for SEU mitigation driven designs (s’ouvre dans une nouvelle fenêtre)

Benchmark radiative tests results using Veri-Place features.

Identification of tasks and deliverables leaders report (s’ouvre dans une nouvelle fenêtre)
SpW/FPU/Motor CTL Portability Performance Report (s’ouvre dans une nouvelle fenêtre)

SpW/FPU/Motor CTL Portability Performance Report Revision and optimization of VHDL code to match the target FPGAs and use their specific HW resources VHDL simulations to assess the integrity of the design after VHDL rework Synthesis, Place and Route the design for the target FPGAs Timing, integration and electrical performances measurement on Evaluation Board for critical functions Performance analysis, speed, area, consumption, comparison with other FPGA technologies Generate the relevant reports

Systematic FPGA Functions Validation Report (s’ouvre dans une nouvelle fenêtre)

Report on FPGA functional testing by end-user post IP portability assessment

Final dissemination and exploitation report (s’ouvre dans une nouvelle fenêtre)
CGA625 Assembly Validation Plan (s’ouvre dans une nouvelle fenêtre)

CGA625 Assembly Validation Plan Phase 1 Manufacturing capability: PCB design, Manufacturing activities according to the agreed plan; 2 CGA625 soldering, desoldering, Qualification campaign; vibration and 500 cycles, Verification; micro sections, PCB integrity

Periodic progress report 2 (s’ouvre dans une nouvelle fenêtre)
Data package QML-V lot 1 qualification CQFP 352 (s’ouvre dans une nouvelle fenêtre)

results on QML-V lot 1 qualification flow

Periodic progress report 3 (s’ouvre dans une nouvelle fenêtre)

Final report

Report of the test vehicles useable for a radiation test using University of Sevilla facilities. Simulate the possible effects over the target technology. (s’ouvre dans une nouvelle fenêtre)

Report of the test vehicles useable for a radiation test using University of Sevilla facilities. Simulate the possible effects over the target technology.

Dissemination and exploitation progress reports 2 (s’ouvre dans une nouvelle fenêtre)
CGA625 Assembly Reliability Report (s’ouvre dans une nouvelle fenêtre)

CGA625 Assembly Reliability Report Phase 2 Verification program: PCB design, Manufacturing activities according to the agreed plan; 4 CGA625 soldering, desoldering, Qualification campaign; vibration and 1500 cycles with electrical monitoring The tests are done with normal CGA 625 FPGA and not daisy chain.

Final report (s’ouvre dans une nouvelle fenêtre)

Final report covering the full VEGAs activities and results achieved

Dual use report 2 (s’ouvre dans une nouvelle fenêtre)
Dual use report 1 (s’ouvre dans une nouvelle fenêtre)
Perform and reporting of radiation tests (s’ouvre dans une nouvelle fenêtre)

Do the radiative tests and write results report

FPGA Portability, Performance and Package Assembly Summary report (s’ouvre dans une nouvelle fenêtre)

FPGA Portability, Performance and Package Assembly Summary report Final report on FPGA performance and reliability

Analyze the obtained results (s’ouvre dans une nouvelle fenêtre)

Analyze results on fault injection + radiative test

Dissemination and exploitation plan presentation (s’ouvre dans une nouvelle fenêtre)
Data package characterization report (s’ouvre dans une nouvelle fenêtre)

Report on full characterisation under QML-V flow

Report on developed IPs (s’ouvre dans une nouvelle fenêtre)

IPs to be developped for NanoXmap software DSP integration with high level tools (SimuLink) DDR3 Dual clock FIFO

Dissemination and exploitation progress reports 1 (s’ouvre dans une nouvelle fenêtre)

Publications

SW-VHDL Co-Verification Environment Using Open Source Tools (s’ouvre dans une nouvelle fenêtre)

Auteurs: Maria Muñoz-Quijada, Luis Sanz, Hipolito Guzman-Miranda
Publié dans: Electronics, Numéro 9/12, 2020, Page(s) 2104, ISSN 2079-9292
Éditeur: Electronics (MDPI)
DOI: 10.3390/electronics9122104

Fine-Grain Circuit Hardening Through VHDL Datatype Substitution (s’ouvre dans une nouvelle fenêtre)

Auteurs: Maria Muñoz-Quijada, Samuel Sanchez-Barea, Daniel Vela-Calderon, Hipolito Guzman-Miranda
Publié dans: Electronics, Numéro 8/1, 2019, Page(s) 24, ISSN 2079-9292
Éditeur: Electronics (MDPI)
DOI: 10.3390/electronics8010024

A Virtual Device for Simulation-Based Fault Injection (s’ouvre dans une nouvelle fenêtre)

Auteurs: Maria Muñoz-Quijada, Luis Sanz, Hipolito Guzman-Miranda
Publié dans: Electronics, Numéro 9/12, 2020, Page(s) 1989, ISSN 2079-9292
Éditeur: Electronics (MDPI)
DOI: 10.3390/electronics9121989

Fine-Grain Circuit Hardening Through VHDL Datatype Substitution

Auteurs: Maria Muñoz-Quijada, Samuel Sanchez-Barea, Daniel Vela-Calderon and Hipolito Guzman-Miranda
Publié dans: Radiation Tolerant Electronics, 2019
Éditeur: Paul Leroux

Harsher-than-space: Fault injection and user-based RHBD in the age of rad-tolerant and rad-hard devices

Auteurs: Hipólito Guzmán-Miranda, María Muñoz-Quijada, José R. García-Oya, Jorge Jiménez-Sánchez, Luis Sanz, Fernando Márquez-Lasso, Fernando Muñoz
Publié dans: 5th SEFUW (SpacE FPGA Users Workshop), 2020
Éditeur: ESA

Fault injection for space: FT-Unshades2 updates, experiences and roadmap

Auteurs: Hipólito Guzmán-Miranda, María Muñoz-Quijada, Luis Sanz
Publié dans: 4th SEFUW (SpacE FPGA Users Workshop), 2018
Éditeur: ESA

Recherche de données OpenAIRE...

Une erreur s’est produite lors de la recherche de données OpenAIRE

Aucun résultat disponible

Mon livret 0 0