Skip to main content
Przejdź do strony domowej Komisji Europejskiej (odnośnik otworzy się w nowym oknie)
polski pl
CORDIS - Wyniki badań wspieranych przez UE
CORDIS
Zawartość zarchiwizowana w dniu 2024-05-27

High Speed Opto-Electronic Memory Systems

Cel

The project aims to make the use of board level optical interconnection in information systems practical and economical by developing opto-electronic packaging technology compatible with standard electronic assembly processes. The technology will allow seamless integration of planar free space optics, waveguides and fiber arrays into high performance electronic systems. Thus it will provide information technology systems with high chip IO, high bandwidth and low latency connections needed to solve the interconnection bottleneck.To demonstrate the potential of the technology we will address the most pressing problem of contemporary computer architecture: memory latency. We will implement a fully functional multiprocessor DPS running an industrially motivated application. The optical interconnection will reduce the memory latency of the demonstrator to the range of raw chip latency and signal propagation time.

Objectives:
1) Develop opto-electronic packaging technology that allows a seamless integration of complex, parallel opto-electronic interconnection with conventional high performance electronic systems using standard electronic assembly techniques;
2) Construct a demonstrator to prove that the above technology coupled with a system architecture specifically designed to exploit the advantages of optical interconnection can dramatically increase the performance of real life information systems. To this end we will address the key problem of contemporary computer architecture: memory latency in a system motivated by an industrial application of one of the partners.

Work description:

1) Opto-Electronic packaging technology: The proposed board level optical interconnection concept is based on the combination of two new optical transmission system: a) Planar free space optics that folds the optical paths of a complex free space interconnection within a transparent substrate; b) Waveguides integrated in conventional printed circuit boards (PCB)that provide a robust, low cost transmission across a system board. For inter board and inter cabinet transmission both the planar free space optics and the PCB integrated waveguides feature a seamless opto-mechanical interface to commercial parallel fiber arrays. A key issue that will be addressed is the integration of the above technologies with high performance electronic systems and with each other. To this end we will develop opto-electronic multichip modules (OE-MCM) that will combine planar free space optics with a high performance thin film electronic MCM substrates containing optical and opto-electronic components. The technology will be compatible in a package compatible with standard electronic assembly procedures;

2) Demonstrator: Whereas optical telecommunication systems focus on bandwidth distance product optical board and cabinet level interconnections in information technology systems need to address chip IO limits, interconnection hierarchy and most of all latency. The project will show how this can be accomplished through the combination of the above optical packaging technology with direct integration of optical IOs on CMOS circuits. The demonstrator will implement a high speed opto electronic memory (HOLMS) architecture developed by one of the partners. In the HOLMS architecture a single stage, high bandwidth low latency fanout/fanin optical links replaces the traditional high latency multistage processor memory interconnection to reduce the main memory access latency to the range of the raw chip access time and speed of light signal propagation time.

Milestones:
- Planar free space optical systems optimised for use in information systems;
- Process for the integration of planar free space optics with thin film MCM substrates in OE-MCMs including detailed characterization through simulation and and prototype evaluation;
- A process for interfacing OE MCM with waveguides integrated in conventional PCB;
- A fully working multiprocessor DSP running an industrially motivated application using the above new technologies to provide low latency memory.

Dziedzina nauki (EuroSciVoc)

Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego. Więcej informacji: Europejski Słownik Naukowy.

Aby użyć tej funkcji, musisz się zalogować lub zarejestrować

Program(-y)

Wieloletnie programy finansowania, które określają priorytety Unii Europejskiej w obszarach badań naukowych i innowacji.

Temat(-y)

Zaproszenia do składania wniosków dzielą się na tematy. Każdy temat określa wybrany obszar lub wybrane zagadnienie, których powinny dotyczyć wnioski składane przez wnioskodawców. Opis tematu obejmuje jego szczegółowy zakres i oczekiwane oddziaływanie finansowanego projektu.

Zaproszenie do składania wniosków

Procedura zapraszania wnioskodawców do składania wniosków projektowych w celu uzyskania finansowania ze środków Unii Europejskiej.

Brak dostępnych danych

System finansowania

Program finansowania (lub „rodzaj działania”) realizowany w ramach programu o wspólnych cechach. Określa zakres finansowania, stawkę zwrotu kosztów, szczegółowe kryteria oceny kwalifikowalności kosztów w celu ich finansowania oraz stosowanie uproszczonych form rozliczania kosztów, takich jak rozliczanie ryczałtowe.

CSC - Cost-sharing contracts

Koordynator

SIEMENS BUSINESS SERVICES GMBH & CO. OHG
Wkład UE
Brak danych
Adres
OTTO-HAHN-RING 6
81739 MUENCHEN
Niemcy

Zobacz na mapie

Koszt całkowity

Ogół kosztów poniesionych przez organizację w związku z uczestnictwem w projekcie. Obejmuje koszty bezpośrednie i pośrednie. Kwota stanowi część całkowitego budżetu projektu.

Brak danych

Uczestnicy (8)

Moja broszura 0 0