Skip to main content
Weiter zur Homepage der Europäischen Kommission (öffnet in neuem Fenster)
Deutsch Deutsch
CORDIS - Forschungsergebnisse der EU
CORDIS

High Performance, Safe, Secure, Open-Source Leveraged RISC-V Domain-Specific Ecosystems

CORDIS bietet Links zu öffentlichen Ergebnissen und Veröffentlichungen von HORIZONT-Projekten.

Links zu Ergebnissen und Veröffentlichungen von RP7-Projekten sowie Links zu einigen Typen spezifischer Ergebnisse wie Datensätzen und Software werden dynamisch von OpenAIRE abgerufen.

Leistungen

Veröffentlichungen

Hardware Acceleration for High-Volume Operations of CRYSTALS-Kyber and CRYSTALS-Dilithium (öffnet in neuem Fenster)

Autoren: Xavier Carril, Charalampos Kardaris, Jordi Ribes-GonzáLez, Oriol Farràs, Carles Hernandez, Vatistas Kostalabros, Joel Ulises González-Jiménez, Miquel Moretó
Veröffentlicht in: ACM Transactions on Reconfigurable Technology and Systems, Ausgabe 17, 2024, ISSN 1936-7406
Herausgeber: Association for Computing Machinery (ACM)
DOI: 10.1145/3675172

Siracusa: A 16 nm Heterogenous RISC-V SoC for Extended Reality with At-MRAM Neural Engine (öffnet in neuem Fenster)

Autoren: Prasad, Arpan Suravi; Scherer, Moritz; Conti, Francesco; Rossi, Davide; Di Mauro, Alfio; Eggimann, Manuel; Gómez, Jorge Tómas; Li, Ziyun; Sarwar, Syed Shakib; Wang, Zhao; De Salvo, Barbara; Benini, Luca
Veröffentlicht in: IEEE Journal of Solid-State Circuits, 2024, ISSN 1558-173X
Herausgeber: IEEE
DOI: 10.1109/JSSC.2024.3385987

Expanding SafeSU capabilities by leveraging security frameworks for contention monitoring in complex SoCs (öffnet in neuem Fenster)

Autoren: Pablo Andreu, Sergi Alcaide, Pedro Lopez, Jaume Abella, Carles Hernandez
Veröffentlicht in: Future Generation Computer Systems, Ausgabe 163, 2024, ISSN 0167-739X
Herausgeber: Elsevier BV
DOI: 10.1016/j.future.2024.107518

The ISOLDE Space Demonstrator: A Platform for AI Applications on Satellites

Autoren: Emanuele Valpreda, Roberto Morelli, Antonio Sciarappa, Davide Di Ienno, Carlo Ciancarelli, Paolo Serri, Valeria Parascandolo, Antonio Leboffe, Dario Pascucci, Daniele Gregori, Mattia Paladino, Daniele Jahier Pagliari, Alessio Burrello, Sara Vinco, Gianv
Veröffentlicht in: 2025
Herausgeber: RISC-V in Space workshop

The European Chips Act, The ISOLDE Project, and Open-Source Hardware (öffnet in neuem Fenster)

Autoren: Krenn, Willibald; Wilson, Andrew; Suresh, Ambily; Freiberger, Manuel
Veröffentlicht in: 2024 Argentine Conference on Electronics (CAE), 2024
DOI: 10.5281/ZENODO.15479371

TIE Micro – Chiplets and Next-gen Packaging (öffnet in neuem Fenster)

Autoren: Cătălin Bogdan Ciobanu, Dan Manolescu, Roxana Vlăduţă, Luciana Chiţu, Cosmin Moisă, Marcel Manofu, Paul Svasta
Veröffentlicht in: 2024 IEEE 30th International Symposium for Design and Technology in Electronic Packaging (SIITME), 2024
Herausgeber: IEEE
DOI: 10.1109/SIITME63973.2024.10814902

A Model-Driven Architecture Approach to Efficient and Adaptable Software Code Generation

Autoren: Mayuri Bhadra, Daniel Albert, Ungsang Yun, Robert Kunzelmann, Daniela Sanchez Loperera and Wolfgang Ecker, Infineon Technologies AG, Munich
Veröffentlicht in: MBMV 2024 Proceedings, Ausgabe 2024, 2024, ISBN 978-3-8007-6267-5
Herausgeber: VDE

A Hardware Accelerator for Secure Communications through Post Quantum Cryptography (öffnet in neuem Fenster)

Autoren: Suresh, Ambily; Wilson, Andrew; Gigena-Ivanovich, Diego; Freiberger, Manuel; Krenn, Willibald
Veröffentlicht in: 2025
Herausgeber: Zenodo and RISC-V in SPACE Conference
DOI: 10.5281/ZENODO.15480569

Open-Source Timing-Monitor Co-Processor in RISC-V Safety Infrastructure (öffnet in neuem Fenster)

Autoren: Mehlhop, Sven; Oppenheimer, Frank; Walter, Jörg
Veröffentlicht in: 2025
DOI: 10.5281/ZENODO.16418944

Onchip Traffic Injection to Counteract Timing Side-Channel Attacks

Autoren: Francisco Fuentes, Sergi Alcaide, Raimon Casanova, Jaume Abella; †Barcelona Supercomputing Center (BSC) ‡Microelectronic and Electronic Systems Department, Barcelona, Spain Universitat Aut`onoma de Barcelona (UAB), Bellaterra, Spain
Veröffentlicht in: Embedded Real Time Systems (ERST) 2024 conference, Ausgabe 2024, 2024
Herausgeber: HAL

RISC-V Processor Technologies for Aerospace Applications in the ISOLDE Project (öffnet in neuem Fenster)

Autoren: Fornaciari William; Reghenzani Federico; Agosta Giovanni; Zoni Davide; Galimberti Andrea; Conti Francesco; Tortorella Yvan; Parisi Emanuele; Barchi Francesco; Bartolini Andrea; Acquaviva Andrea; Gregori Daniele; Cognetta Salvatore; Ciancarelli Carlo; Lebo
Veröffentlicht in: Proceedings of Embedded Computer Systems: Architectures, Modeling, and Simulation. SAMOS 2023, Ausgabe 14385, 2023, ISBN 978-3-031-46077-7
Herausgeber: Springer Nature Switzerland
DOI: 10.1007/978-3-031-46077-7_24

MX: Enhancing RISC-V's Vector ISA for Ultra-Low Overhead, Energy-Efficient Matrix Multiplication (öffnet in neuem Fenster)

Autoren: Perotti, Matteo; Zhang, Yichao; Cavalcante, Matheus; Mustafa, Enis; Benini, Luca
Veröffentlicht in: DATE 2024 Conference Proceedings, Ausgabe 2024, 2024
Herausgeber: IEEE
DOI: 10.48550/arxiv.2401.04012

SafeLS: An Open Source Implementation of a Lockstep NOEL-V RISC-V Core (öffnet in neuem Fenster)

Autoren: Sarraseca Julian, Marcel; Alcaide Portet, Sergi; Fuentes Díaz, Francisco Javier; Rodríguez Rivas, Juan Carlos; Chang, Feng; Lasfar, Ilham; Canal Corretger, Ramon; Cazorla Almeida, Francisco Javier; Abella Ferrer, Jaume
Veröffentlicht in: IEEE 29th International Symposium on On-Line Testing and Robust System Design (IOLTS), 2023, Ausgabe 2023, 2023, ISBN 979-8-3503-4135-5
Herausgeber: IEEE
DOI: 10.1109/iolts59296.2023.10224867

Black-Box IP Validation with the SafeTI Traffic Injector: A Success Story (öffnet in neuem Fenster)

Autoren: Fuentes, Francisco; Alcaide Portet, Sergi; Casanova, Raimon; Abella Ferrer, Jaume
Veröffentlicht in: IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT), 2023, Ausgabe 2023, 2023, ISBN 979-8-3503-1500-4
Herausgeber: IEEE
DOI: 10.1109/dft59622.2023.10313565

Model Predictive Control Acceleration on RISC-V (öffnet in neuem Fenster)

Autoren: Kostal, Martin
Veröffentlicht in: 2025
DOI: 10.5281/ZENODO.15556757

A Comparative Analysis of ARM and RISC-V ISAs for Deeply Embedded Systems

Autoren: Natalie Simson, Ares Tahiraga and Wolfgang Ecker, Infineon Technologies AG, Munich
Veröffentlicht in: MBMV 2024 Proceedings, Ausgabe 2024, 2024, ISBN 978-3-8007-6267-5
Herausgeber: VDE

Fast RISC-V Firmware Validation with QEMU (öffnet in neuem Fenster)

Autoren: Haxel, Frederik
Veröffentlicht in: 2024
DOI: 10.5281/ZENODO.15535717

Bridging Domains in Large-scale Complex and Critical Systems, 2025 Ed. (öffnet in neuem Fenster)

Autoren: Robinson, Charles; Lalis, Spyros; Le Phuoc, Danh; Zoitl, Alois; Fratu, Octavian
Veröffentlicht in: 2025
DOI: 10.5281/ZENODO.14920026

On-chip Traffic Injection to Counteract Timing Side-Channel Attacks (öffnet in neuem Fenster)

Autoren: Fuentes Diaz, Francisco Javier; Alcaide, Sergi; Casanova Mohr, Raimon; Abella, Jaume
Veröffentlicht in: 2024
DOI: 10.5281/ZENODO.15576718

Spatz: Clustering Compact RISC-V-Based Vector Units to Maximize Computing Efficiency (öffnet in neuem Fenster)

Autoren: Perotti, Matteo; Riedel, Samuel; Cavalcante, Matheus; BENINI, LUCA
Veröffentlicht in: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, 2025
DOI: 10.48550/ARXIV.2309.10137

The ISOLDE Space Demonstrator: A Platform for AI Applications on Satellites (öffnet in neuem Fenster)

Autoren: Valpreda, Emanuele; Morelli, Roberto; Sciarappa, Antonio; Di Ienno, Davide; Ciancarelli, Carlo; Serri, Paolo; Parascandolo, Valeria; Leboffe, Antonio; Pascucci, Dario; Gregori, Daniele; Paladino, Mattia; JAHIER PAGLIARI, DANIELE; Burrello, Alessio; Urgese, Gianvito; Vinco, Sara; Martina, Maurizio; Masera, Guido; Fornaciari, William; Reghenzani, Federico; Galimberti, Andrea; ZONI, DAVIDE; Agosta, Giovanni; Acquaviva, Andrea; Conti, Francesco
Veröffentlicht in: 2025
DOI: 10.5281/ZENODO.15599222

Envisioning a Safety Island to Enable HPC Devices in Safety-Critical Domains (öffnet in neuem Fenster)

Autoren: Abella, Jaume; Cazorla, Francisco J.; Alcaide, Sergi; Paulitsch, Michael; Peng, Yang; Gouveia, Inês Pinto
Veröffentlicht in: (White Paper), Ausgabe 2023, 2023
Herausgeber: ArXiv
DOI: 10.48550/arxiv.2307.11940

An Open-Source Safety Monitor Co-Processor for RISC-V Leveraging Contract-Based Design and Configurable Monitors (öffnet in neuem Fenster)

Autoren: Mehlhop, Sven; Walter, Jörg; Oppenheimer, Frank
Veröffentlicht in: 2025
DOI: 10.13140/RG.2.2.12593.90728

Suche nach OpenAIRE-Daten ...

Bei der Suche nach OpenAIRE-Daten ist ein Fehler aufgetreten

Es liegen keine Ergebnisse vor

Mein Booklet 0 0