Skip to main content
Przejdź do strony domowej Komisji Europejskiej (odnośnik otworzy się w nowym oknie)
polski pl
CORDIS - Wyniki badań wspieranych przez UE
CORDIS
Zawartość zarchiwizowana w dniu 2024-04-16

Advanced PROM Building Blocks

Cel

The goal of this project was the integration of new-generation reprogrammable, read-only memory devices (both EPROM and EEPROM) for the application-specific IC (ASIC) market into:

- one-micron and low-voltage (1.5 V, 2 micron design rule) CMOS (in the first phase of the project)
- 0.8 micron and low-voltage (1.5 V, 1.5 micron design rule) CMOS (in the second phase).
The goal of the project is the integration of new generation reprogrammable, read only memory devices (both erasable programmable read only memory (EPROM) and (EEPROM)) into 1 micron and low voltage (1.5 V, 2 micron design rule) complementary metal oxide semiconductor (CMOS) and 0.8 micron and low voltage (1.5 V, 1.5 micron design rule) CMOS for the application specific integrated circuit (ASIC) market. During the second phase of the project, major emphasis is being placed on the integration of flash EEPROM, particularly by silicon technology (ST).

The effect of cell size reduction, layout and processing options on cell performance have been evaluated. Concerning the processing, particular attention has been given to the impact on the cells of the implementation of both EPROM and EEPROM in the basic CMOS process. With respect to cell architecture, the most promising ones include the split gate cell with enhanced injection, and the trench gate oxide cell. The work on computer aided design (CAD) tools and cell library has included the generation of a power distribution checker, the investigation of automatic layout tools for electrically reconfiguarable logic arrays, and the development of EPROM and EEPROM generators allowing the maximum modularity in terms of number of bits and number of words.

The demonstrators, most of which are now in the advanced testing/qualification phase, include:
a 10K gate array incorporating 2K EEPROM;
16K EEPROM parameterizable block embedded in a 50K gate array;
an 8-bit microcontroller incorporating both EPROM (48K) and EEPROM (1 to 2K) for automotive applications;
a low power low voltage integrated circuit (IC) for identification applications;
a low power low voltage IC for identification of cargo containers;
an intelligent battery charger for optimum nickel cadmium battery life;
an IC for the personalization of electrical power meters;
an IC for use insmart cards;
an IC for music electronics.

Finally, 2 technologies d eveloped by ST have been transferred to production to make microcontrollers with embedded memory for applications including credit cards, pay television, computer peripherals, and in the growing automotive market. 2 additional processes are in the preproduction phase for, for example, gate arrays, identification ICs and microcontrollers.
At the start of the project the availability of cell libraries and CAD tools for non-volatile memory was quite limited. One of the main objectives of the project has thus been the development of cell libraries for EPROM and EEPROM blocks and distributed memory, together with all the support circuitry, such as decoders, sense amplifiers, high voltage generators, etc. CAD tools to design and correctly match memory blocks of arbitrary size had also to be developed, as well as routing tools to handle the special high voltage requirements.

Dziedzina nauki (EuroSciVoc)

Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego. Więcej informacji: Europejski Słownik Naukowy.

Aby użyć tej funkcji, musisz się zalogować lub zarejestrować

Program(-y)

Wieloletnie programy finansowania, które określają priorytety Unii Europejskiej w obszarach badań naukowych i innowacji.

Temat(-y)

Zaproszenia do składania wniosków dzielą się na tematy. Każdy temat określa wybrany obszar lub wybrane zagadnienie, których powinny dotyczyć wnioski składane przez wnioskodawców. Opis tematu obejmuje jego szczegółowy zakres i oczekiwane oddziaływanie finansowanego projektu.

Brak dostępnych danych

Zaproszenie do składania wniosków

Procedura zapraszania wnioskodawców do składania wniosków projektowych w celu uzyskania finansowania ze środków Unii Europejskiej.

Brak dostępnych danych

System finansowania

Program finansowania (lub „rodzaj działania”) realizowany w ramach programu o wspólnych cechach. Określa zakres finansowania, stawkę zwrotu kosztów, szczegółowe kryteria oceny kwalifikowalności kosztów w celu ich finansowania oraz stosowanie uproszczonych form rozliczania kosztów, takich jak rozliczanie ryczałtowe.

Brak dostępnych danych

Koordynator

GEC Plessey Semiconductors plc
Wkład UE
Brak danych
Adres
Caswell
NN12 8EQ Towcester
Zjednoczone Królestwo

Zobacz na mapie

Koszt całkowity

Ogół kosztów poniesionych przez organizację w związku z uczestnictwem w projekcie. Obejmuje koszty bezpośrednie i pośrednie. Kwota stanowi część całkowitego budżetu projektu.

Brak danych

Uczestnicy (13)

Moja broszura 0 0