Skip to main content
Przejdź do strony domowej Komisji Europejskiej (odnośnik otworzy się w nowym oknie)
polski pl
CORDIS - Wyniki badań wspieranych przez UE
CORDIS
Zawartość zarchiwizowana w dniu 2024-04-19

High-Density IC Card

Cel

The objective of the project is the development of a new generation of smart cards, which will combine high density non volatile memory technology with state of the art computer architectures and advanced security features, based on public key algorithms.

An innovative EEPROM memory cell will be developed, based on ST's current flash memory technology, which will offer a density 2/4 time better than current state-of-the-art EEPROM processes, while keeping the same low power dissipation. A programming time in the range of 1 ms and a cell size of about 12 micron{2} are targeted for the final technology implementation in 0.6 micron technology. Cell size will be compatible with the realisation of 1 Mb EEPROM embedded blocks.

The smartcard will present the following features:

- single power supply, down to less than 2.5 V
- very low power consumption sleep mode
- high-speed data rate (> 100 Kbit/s), achieved with the use of a SRAM buffer and parallel writing of NVM
- enhanced security features, based on a public key algorithm, with key length up to 1024 bit
- a coprocessor able to perform exponentiation in about 0.5sec at a clock rate of 3.57 MHz
- small chip area (<15 mm{2}).

The new cell architecture will be first demonstrated in 0.8 micron technology on a 256 K stand-alone memory in the first year of the project. This memory will be used to qualify the memory cell technology and to identify all possible reliability hazards. A device shrink to 0.6 micron design rules will be made possible by the use of special "shrinkable" rules in the first design phase.

Development of critical process steps and investigation on cell reliability and intrinsic cell security will be carried out in parallel, with the help of two research institutions (NMRC in Ireland and EPFL in Switzerland).

A new operating system will be developed to manage the large embedded memory and the more powerful security features, based on public key algorithm.

Prototyping of the 0.6 micron technology smartcard is scheduled for 1995, while full product validation is expected in 1996, at the end of the project. The project will include card fabrication, and validation of the full system on a typical application.

At present, a device with 64 Kbit of embedded EEPROM and a public key algorithm is foreseen as the demonstrator of the new smartcard technology. However, market developments will be constantly monitored and the results taken account of in the project.

Dziedzina nauki (EuroSciVoc)

Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego. Więcej informacji: Europejski Słownik Naukowy.

Aby użyć tej funkcji, musisz się zalogować lub zarejestrować

Program(-y)

Wieloletnie programy finansowania, które określają priorytety Unii Europejskiej w obszarach badań naukowych i innowacji.

Temat(-y)

Zaproszenia do składania wniosków dzielą się na tematy. Każdy temat określa wybrany obszar lub wybrane zagadnienie, których powinny dotyczyć wnioski składane przez wnioskodawców. Opis tematu obejmuje jego szczegółowy zakres i oczekiwane oddziaływanie finansowanego projektu.

Brak dostępnych danych

Zaproszenie do składania wniosków

Procedura zapraszania wnioskodawców do składania wniosków projektowych w celu uzyskania finansowania ze środków Unii Europejskiej.

Brak dostępnych danych

System finansowania

Program finansowania (lub „rodzaj działania”) realizowany w ramach programu o wspólnych cechach. Określa zakres finansowania, stawkę zwrotu kosztów, szczegółowe kryteria oceny kwalifikowalności kosztów w celu ich finansowania oraz stosowanie uproszczonych form rozliczania kosztów, takich jak rozliczanie ryczałtowe.

Brak dostępnych danych

Koordynator

SGS-Thomson Microelectronics SrL
Wkład UE
Brak danych
Adres
VIA C. OLIVETTI, 23651
20041 Agrate Brianza (MI)
Włochy

Zobacz na mapie

Koszt całkowity

Ogół kosztów poniesionych przez organizację w związku z uczestnictwem w projekcie. Obejmuje koszty bezpośrednie i pośrednie. Kwota stanowi część całkowitego budżetu projektu.

Brak danych

Uczestnicy (4)

Moja broszura 0 0