Opis projektu
Tanie narzędzia do tworzenia oprogramowania
W ostatnich latach obserwowaliśmy wzrost popularności syntezy wysokiego poziomu jako popularnego i użytecznego narzędzia pozwalającego na osiągnięcie lepszej wydajności oraz efektywności energetycznej heterogenicznych systemów. Rozwiązanie to przyczyniło się do skrócenia czasu wprowadzania nowych produktów na rynek i uprościło korzystanie z takich systemów, jednocześnie wspomagając projektowanie układów opartych na bezpośrednio programowalnych macierzach bramek. Pomimo mnogości zastosowań i korzyści dla projektantów i konstruktorów, rozwiązanie nie doczekało się szerokiej adopcji w sektorze przemysłowym. Przyczyn takiego stanu rzeczy można dopatrywać się w konieczności posiadania konkretnych umiejętności, wiedzy oraz sprzętu, co wiąże się z dużymi kosztami. Z pomocą przychodzi projekt Hastlayer finansowany ze środków Unii Europejskiej. Opracowane w ramach projektu narzędzie transformuje oprogramowanie w obwody elektroniczne, co pozwala na zwiększenie wydajności oraz zmniejszenie zużycia energii przez produkty docelowe. Dzięki niemu programiści mogą pisać i aktualizować kod, podczas gdy narzędzie zajmuje się resztą zadań. Nie są wymagane żadne umiejętności w zakresie sprzętu.
Cel
High-level synthesis (HLS) is increasingly popular for the design of high-performance and energy-efficient heterogeneous systems, shortening time-to-market and addressing today’s system complexity. HLS allows designers to work at a higher-level of abstraction by using a software program to specify the hardware functionality. Additionally, HLS is particularly interesting for designing field-programmable gate array circuits (FPGA), where hardware implementations can be easily refined and replaced in the target device. Recent years have seen much activity in the HLS research community, with a plethora of HLS tool offerings, from both industry and academia, but none of these solutions are widespread for industrial use.
FPGA Programming requires certain skills, specific knowledge and specialised hardware. Gathering these are expensive and due to this limitation can only be achieved by a small fraction of software developers, which makes access to FPGA equally limited. With our solution we aim to give access to those software engineers who lack this specific knowledge.
Hastlayer a provides an HLS service consisting of multiple tools that allows desktop, web and mobile software developers to increase the performance of their computationally intensive and resource demanding applications by executing critical parts of their software on a specialised hardware architecture remotely or locally (FPGA) without having the in-depth knowledge of such platforms. This solution results in lower development cost when it comes to optimisation, cheaper hardware when it comes to speeding up a slow program but most importantly makes continuous development exceptionally fast.
Before we can turn Hastlayer into a product we need to carry out a feasibility study in order to define use cases tackle security issues and develop the most suitable business mode to maximize market penetration.
Dziedzina nauki (EuroSciVoc)
Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego.
Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego.
Aby użyć tej funkcji, musisz się zalogować lub zarejestrować
Program(-y)
Temat(-y)
Zaproszenie do składania wniosków
Zobacz inne projekty w ramach tego zaproszeniaSzczegółowe działanie
H2020-SMEInst-2018-2020-1
System finansowania
SME-1 - SME instrument phase 1Koordynator
1064 BUDAPEST
Węgry
Organizacja określiła się jako MŚP (firma z sektora małych i średnich przedsiębiorstw) w czasie podpisania umowy o grant.