Cel
EASY deals with the implementation of a low power/cost System-on-Chip (SoC) that handles both the baseband modem and critical functionality of the DLC layer of the very promising and emerging HIPERLAN/2 European standard. No such a SoC device exists in the market. The implementation will contain the hardware-software system's mapping, the development of the real-time software for the system's parts that will be executed on the used processors, the design of custom hardware blocks which will implement critical system's parts, the integration of the hardware-software blocks, the board development and the demonstration of the system. During the project, a low-power design methodology for wireless protocol applications, accompanied with prototype tools, will be developed. This methodology contains novel power optimisation techniques related to the system's embedded software, the hardware-software mapping, the data transfer/storage and the memory/bus architecture.
Objectives:
The main objectives of the EASY project are:
- To develop a cost/power efficient heterogeneous System-on-Chip processor, that handles both the baseband modem and critical functionality of the DLC layer of the HIPERLAN/2 protocol stack.
- To develop a low-power design methodology for the low-power implementation of wireless protocol applications on heterogeneous System-on-Chip platforms. This methodology will contain novel power optimisation techniques related to the system's embedded software, the hardware-software mapping procedure, the data transfer and storage, and the memory/bus architecture.
- To develop prototype tools, based on the developed low-power design methodology.
- To exploit and disseminate the results of the project.
Work description:
The EASY project aims at developing a power/cost efficient System-on-Chip (SoC) implementation of the HIPERLAN/2 standard. The design flow that will be followed for the development of the SoC will start with the definition of the system's specifications, the development of a high-level system model, and the definition of the system's architecture. The procedure will be continued with a power-conscious mapping of the system's functionality to a number of software blocks and custom blocks (hardware). Then, the real-time embedded software that implements critical functionality of the protocol's DLC layer and baseband modem, will be developed interactively with the design of the custom blocks. In the SW development, high-level languages (like SDL, UML, System C), and C/C++ coding will be used. A commercial RTOS will also be used for the coding. The custom blocks will initially be described in high-level. Then, VHDL coding/simulation at the RT level, synthesis, optimisation and gate-level simulation will be applied to each of the custom blocks, first, and at the integration level then. The next steps include low-level hardware/software co-simulation, floor planning, placement and routing, verification, layout and SoC fabrication. Finally, the EASY board will be developed for the HIPERLAN/2 system demonstration. During the project, a systematic methodology that will integrate, in a single flow, different approaches for power optimisation at the system level and the real-time software development for heterogeneous SoC platforms, customized to the special features of the target application domain and accompanied by prototype tools will be developed. This aims to explore and optimise in terms of power the system's embedded software, reduce the power consumption due to data storage and transfer by applying algorithmic transformations, and implement a power-efficient memory organization and bus interface. Strong exploitation and dissemination plans will be followed.
Milestones:
The basic milestones and expected results of the EASY project are:
- An advanced low power/cost System-on-Chip that handles the baseband modem and the critical functionality of the DLC layer of the HIPERLAN/2 standard (hardware and real-time software parts).
- A systematic methodology (accompanied with prototype tools) which contains optimisation techniques concerning the system's embedded software, the hardware-software mapping, the data transfer and storage, the memory architecture and the bus interface.
- Dissemination and exploitation or the project results.
Dziedzina nauki (EuroSciVoc)
Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego. Więcej informacji: Europejski Słownik Naukowy.
Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego. Więcej informacji: Europejski Słownik Naukowy.
- nauki przyrodnicze informatyka oprogramowanie tworzenie oprogramowania
- nauki przyrodnicze informatyka oprogramowanie aplikacje komputerowe oprogramowanie symulacyjne
Aby użyć tej funkcji, musisz się zalogować lub zarejestrować
Przepraszamy… podczas wykonywania operacji wystąpił nieoczekiwany błąd.
Wymagane uwierzytelnienie. Powodem może być wygaśnięcie sesji.
Dziękujemy za przesłanie opinii. Wkrótce otrzymasz wiadomość e-mail z potwierdzeniem zgłoszenia. W przypadku wybrania opcji otrzymywania powiadomień o statusie zgłoszenia, skontaktujemy się również gdy status ulegnie zmianie.
Program(-y)
Wieloletnie programy finansowania, które określają priorytety Unii Europejskiej w obszarach badań naukowych i innowacji.
Wieloletnie programy finansowania, które określają priorytety Unii Europejskiej w obszarach badań naukowych i innowacji.
Temat(-y)
Zaproszenia do składania wniosków dzielą się na tematy. Każdy temat określa wybrany obszar lub wybrane zagadnienie, których powinny dotyczyć wnioski składane przez wnioskodawców. Opis tematu obejmuje jego szczegółowy zakres i oczekiwane oddziaływanie finansowanego projektu.
Zaproszenia do składania wniosków dzielą się na tematy. Każdy temat określa wybrany obszar lub wybrane zagadnienie, których powinny dotyczyć wnioski składane przez wnioskodawców. Opis tematu obejmuje jego szczegółowy zakres i oczekiwane oddziaływanie finansowanego projektu.
Zaproszenie do składania wniosków
Procedura zapraszania wnioskodawców do składania wniosków projektowych w celu uzyskania finansowania ze środków Unii Europejskiej.
Brak dostępnych danych
Procedura zapraszania wnioskodawców do składania wniosków projektowych w celu uzyskania finansowania ze środków Unii Europejskiej.
System finansowania
Program finansowania (lub „rodzaj działania”) realizowany w ramach programu o wspólnych cechach. Określa zakres finansowania, stawkę zwrotu kosztów, szczegółowe kryteria oceny kwalifikowalności kosztów w celu ich finansowania oraz stosowanie uproszczonych form rozliczania kosztów, takich jak rozliczanie ryczałtowe.
Program finansowania (lub „rodzaj działania”) realizowany w ramach programu o wspólnych cechach. Określa zakres finansowania, stawkę zwrotu kosztów, szczegółowe kryteria oceny kwalifikowalności kosztów w celu ich finansowania oraz stosowanie uproszczonych form rozliczania kosztów, takich jak rozliczanie ryczałtowe.
Koordynator
19002 PEANIA - ATTIKI
Grecja
Ogół kosztów poniesionych przez organizację w związku z uczestnictwem w projekcie. Obejmuje koszty bezpośrednie i pośrednie. Kwota stanowi część całkowitego budżetu projektu.