Ambiente di prova integrato per progettazioni elettroniche
I clienti sono costantemente alla ricerca di cambiamenti, e quello che oggi costituisce un'innovazione, potrebbe presto diventare una tecnologia superata. Per mantenersi al passo con le tendenze tecnologiche e prevedere i cambiamenti, le attività di progettazione devono diventare più flessibili, efficaci e rapide. Sebbene risulti utile per garantire elevate prestazioni e applicazioni altamente specializzate e funzionali, un'ampia attività di prova in fase di progettazione può risultare spesso ripetitiva e difficile e comportare notevoli ritardi nella produzione. In risposta a questo problema, la strategia di sperimentazione proposta comprende una serie completa di metodologie e strumenti adatti per essere impiegati durante la fase di progettazione. I progettisti, infatti, possono avvalersi di queste efficaci tecniche per lo sviluppo di un codice VHDL (Very high-speed integrated circuit Hardware Description Language). Si tratta di un linguaggio di programmazione per la modellizzazione hardware, concepito per la realizzazione di dispositivi che variano dai sistemi completi (PC), alle piccole porte logiche poste sui loro circuiti integrati interni. L'integrazione di tali tecniche e strumenti permette di risolvere efficacemente i problemi relativi al collaudo delle progettazioni su tre livelli di astrazione del processo: comportamentale, register transfer level (RTL) e gate level (basso livello). L'analisi effettuata permette ai progettisti non solo di identificare con rapidità segmenti di codice difficili da testare, ma anche di prevedere efficacemente eventuali errori di progettazione in fasi successive. Inoltre, grazie a questo sistema, è possibile identificare e rimuovere i codici VHDL a ridondanza, evitando così inutili e complesse interazioni fra le parti del sistema. Quest'ambiente di prova si è dimostrato efficace e conveniente in termini di tempo, poiché evita la necessità di ricontrollare i progetti, pur non intaccando importanti parametri di progettazione, come l'area e le prestazioni. L'analisi della descrizione VHDL può essere applicata in modo affidabile a prescindere dalle dimensioni delle progettazioni, senza richiedere memoria aggiuntiva o tempi di elaborazione supplementari. Poiché offre svariate opzioni per architetture volte a facilitare le attività di prova, questa tecnologia potrebbe garantire un'elevata testabilità e un'alta qualità dei test funzionali delle descrizioni VHDL, che non solo supportino, ma migliorino anche la progettazione.