Skip to main content
European Commission logo
polski polski
CORDIS - Wyniki badań wspieranych przez UE
CORDIS
CORDIS Web 30th anniversary CORDIS Web 30th anniversary

Codasip High-end processor IP and high-level design tools for RISC-V

Opis projektu

Rdzenie IP-Core i narzędzia projektowe RISC-V dla komputerów najnowszej klasy

Mikroprocesory wykonujące niewielki, wysoce zoptymalizowany zestaw instrukcji, czyli komputer o zredukowanym zestawie instrukcji, stały się standardem w zastosowaniach najnowszej klasy, takich jak przetwarzanie obrazu i wideo oraz telekomunikacja. Z kolei architektury zestawów instrukcji są interfejsem pomiędzy sprzętem a oprogramowaniem. RISC-V, architektura zestawów instrukcji o otwartym źródle, oparta na standardowych zasadach RISC, jest szeroko stosowana w systemach wbudowanych, sztucznej inteligencji i uczeniu maszynowym. Zespół projektu Codasip RISC-V Solution for High-end Processor IP, finansowanego przez Europejską Radę ds. Innowacji, rozszerza portfolio koordynatora rdzeni IP-Core opartych na RISC-V, czyli jednostek logicznych lub funkcjonalnych wielokrotnego użytku, na potrzeby wysokowydajnych obliczeń. Zaawansowane, obliczeniowe narzędzie do automatyzacji projektowania elektronicznego pomoże użytkownikom szybciej wprowadzić swoje produkty na rynek.

Cel

Codasip offers a unique combination of semiconductor processor IP based on the RISC-V open instruction set architecture (ISA) and high-level EDA tool Codasip Studio providing outstanding flexibility and 5x faster time to market. RISC-V ISA can be used for a wide variety of applications ranging from low power and low gate count embedded cores to advanced high frequency application cores. We are extending our portfolio of IP cores to include high-end high-performance compute area, complementing our cores that cover the power efficient embedded and mid range compute area: a new generation of advanced core with a 9-stage pipeline with out-of -order superscalar architecture called A90. The release of A90 will lead towards the A110 core with heavily speculative execution and an 11-stage pipeline.
The design of these cores will simultaneously trigger a release of Codasip Studio processor design tool for high-end compute, including advanced features like support of out of order architectures.

Dziedzina nauki (EuroSciVoc)

Klasyfikacja projektów w serwisie CORDIS opiera się na wielojęzycznej taksonomii EuroSciVoc, obejmującej wszystkie dziedziny nauki, w oparciu o półautomatyczny proces bazujący na technikach przetwarzania języka naturalnego. Klasyfikacja tego projektu została potwierdzona przez zespół projektowy.

Koordynator

CODASIP GMBH
Wkład UE netto
€ 100 000,00
Adres
PAUL-GERHARDT-ALLEE 50
81245 Munchen
Niemcy

Zobacz na mapie

MŚP

Organizacja określiła się jako MŚP (firma z sektora małych i średnich przedsiębiorstw) w czasie podpisania umowy o grant.

Tak
Region
Bayern Oberbayern München, Kreisfreie Stadt
Rodzaj działalności
Private for-profit entities (excluding Higher or Secondary Education Establishments)
Linki
Koszt całkowity
€ 21 523 750,00

Uczestnicy (1)